# 高性能光通信用受信回路の 設計に関する研究

1998年 佐野栄一



目 次

第

第

第

| 1章  | 序論                              | 1   |
|-----|---------------------------------|-----|
| 1.1 | 研究の背景                           | 1   |
| 1.2 | 受信回路研究の歴史                       | 4   |
| 1.3 | 研究の目的と課題                        | 10  |
| 1.4 | 本論文の構成                          | 11  |
| 2章  | 受光デバイスの高速化設計                    | 14  |
| 2.1 | はじめに                            | 15  |
| 2.2 | 基本方程式                           | 16  |
|     | 2.2.1 電磁界の挙動                    | 16  |
|     | 2.2.2 キャリアの挙動                   | 17  |
| 2.3 | 流体モデルを用いたGaAs MSM-PDの基本動作解析     | 19  |
| 2.4 | 粒子モデルを用いたMSM-PDの高速化設計           | 22  |
|     | 2.4.1 GaAs MSM-PDの設計            | 24  |
|     | 2.4.2 InGaAs MSM-PDの設計          | .28 |
| 2.5 | まとめ                             | 35  |
| 3章  | 受信用集積回路の高性能化設計                  | 36  |
| 3.1 | はじめに                            | 37  |
| 3.2 | 10 Gbit/s 等化増幅集積モジュール           | 38  |
|     | 3.2.1 増幅器、パッケージー括設計法            | 38  |
|     | 3.2.2 デバイス技術                    | 40  |
|     | 3.2.3 入出力整合設計                   | 41  |
|     | 3.2.4 等化増幅集積回路モジュールの試作          | 42  |
| 3.3 | ベースバンド回路に適したデバイス性能指数            | 46  |
|     | 3.3.1 デバイス性能指数の導出               | 46  |
|     | 3.3.2 実験との比較                    | 48  |
| 3.4 | モノリシック集積化による低エネルギー化             | 52  |
|     | 3.4.1 集積化の重要性                   | 52  |
|     | 3.4.2 InP/InGaAs DHBTを用いた3R機能回路 | 53  |
| 3.5 | まとめ                             | 58  |
|     |                                 |     |

-1-

| 第4章 光 | 電子混在回路シミュレーション手法                       | 5  |
|-------|----------------------------------------|----|
| 4.1   | はじめに                                   | 6  |
| 4.2   | デバイスモデル                                | 6  |
|       | 4.2.1 レーザダイオード                         | 6  |
|       | 4.2.2 受光デバイス                           | 6  |
|       | 4.2.3 MESFETおよびHFET                    | 6. |
|       | 4.2.4 バイポーラトランジスタ、ダイオードおよび抵抗           | 6  |
|       | 4.2.5 光ファイバ                            | 6  |
|       | 4.2.6 光変調器                             | 6- |
|       | 4.2.7 パルスパターン発生器                       | 6  |
|       | 4.2.8 シミュレータへのインプリメント                  | 6  |
| 4.3   | シミュレーションと実験との比較                        | 6  |
| 4.4   | まとめ                                    | 6  |
| 第5章 集 | 積化受光回路の高速化設計                           | 70 |
| 5.1   | はじめに                                   | 7  |
| 5.2   | InP/InGaAs HBT集積化受光回路の基本構成             | 7. |
| 5.3   | InP/InGaAs SHBTを用いた集積化受光回路の課題          | 7. |
|       | 5.3.1 InP/InGaAs pin-PD/SHBT集積化受光回路の試作 | 7. |
|       | 5.3.2 ホモ接合pin-PDの解析                    | 70 |
| 5.4   | InP/InGaAs DHBTを用いた集積化受光回路の高速化設計       | 7  |
|       | 5.4.1 ダブルヘテロ接合化による高速化                  | 7  |
|       | 5.4.2 最適なコレクタ層厚さの明確化                   | 8: |
| 5.5   | まとめ                                    | 8  |
| 第6章 結 | 論と将来展望                                 | 8  |
| 6.1   | 結論                                     | 8  |
| 6.2   | 将来展望                                   | 9  |
| 6.3   | まとめ                                    | 9  |
| 付録    |                                        | 9  |
| 謝辞    |                                        | 11 |
| 参考文献  |                                        | 11 |
| 本研究に関 | する公表論文リスト                              | 13 |
| 参考公表論 | 文リスト                                   | 13 |
|       |                                        |    |

- ii -

# 第1章

論

序

## 1.1 研究の背景

光の超広帯域性を利用した光通信は、半導体レーザと低損失石英系光ファイバの出現により目 覚ましい発展を遂げてきた。日本電信電話公社(現在、日本電信電話株式会社、NTT)は、1983 年に1.3µm帯単一モードファイバを用いた400 Mbit/s 伝送方式(F400M)の導入を開始し[1.1]、1985 年に日本縦貫ルートが開通した。1987年にはさらに4倍のF-1.6G方式が実用化された[1.2]。これ らの方式は旧ディジタルハイアラーキに基づくもので、1.544 Mbit/s を1次群としてF400Mは5 次群に相当するものであった。F-400M方式では光ファイバ1本当たり5760 ch を収容でき電話 主体のサービスには十分な性能であった。しかしながら、音声のみならず画像伝送サービスも含 めた将来の広帯域ISDN(Integrated Services Digital Network)を実現するためには、さらに高速なネッ トワークインターフェースが必要であると予想された。また、当時世界的に3種類のディジタル ハイアラーキが存在し、通信のグローバル化に対処するためには世界標準化が必要であった。こ のため、1988年に155 Mbit/s を基本単位とする同期ディジタルハイアラーキ(SDH: Synchronous Digital Hierarchy)が世界標準化された[1.3]。1990年にはSDHに基づいた2.488 Gbit/s 伝送方式(FTM-2.4G)が商用化された[1.4]。光ファイバについては、当初の1.3µm帯から最低損失の1.55µm帯 に零分散をシフトした分散シフトファイバが長距離伝送路の主流となった。

近年、「マルチメディア」というキーワードのもとに将来の情報通信サービスが盛んに議論さ れている。つい最近NTTは、「10 M ビットを1 秒で送るマルチメディア・ネットワーク・サー ビスを2005年までに月額1万円程度のコストで実現するための研究開発」を提案した。このため には、電話の速度 64 kbit/s と比較して、10 Mbit/s で 156 倍、さらに将来の高精彩画像伝送まで 視野に入れると、約3 桁高いネットワークのスループットが必要となる。現在の電話と同程度の 料金であること、NTTの電力使用量が日本全体の 0.5 % であり将来のエネルギー問題の観点か らこれ以上の電力消費は許されないことを考慮すると、2-3 桁低エネルギーな通信機器を来世 紀初頭までに実用化することを意味する。現在のネットワーク構成の延長で考えると、現用装置 の光ファイバ1本当たりのスループットが約1 Gbit/s<sup>正い</sup>であるから、0.2-1 Tbit/s程度のスルー プットが必要となる。しかしながら、マルチメディアサービスを支えるネットワークは現在の

<sup>41</sup> 600 Mbit/s が主体で、一部区間に 2.4 Gbit/s が導入されているので平均的に 1 Gbit/s と仮定する。

ネットワークとは異なるものである。リアルタイム性が要求される電話主体の現在のネットワー クは回線交換主体で階層化され中央集権的であるのに対して、マルチメディアサービスではリア ルタイム性を必ずしも必要としない情報の比率が高まるためパケット交換方式が適しており分散 創御型となると考えられている。マルチメディアという多様なサービスを効率的に提供できる ネットワークとして波長分割多重(WDM: <u>Wavelength Division Multiplexing</u>)ネットワークが提案さ れ精力的に研究が行われている[1.5]。ユーザアドレスに対して波長を割り当て波長ルーチングを 行うことにより、任意の速度およびフォーマットを持つ情報の流通が可能となる。このような WDMネットワークを実現するためには、高精度な波長制御光デバイス、光メモリ、光フリップ フロップ等の研究開発を必要とし、来世紀初頭のサービスに導入されることは難しいと考えられ る。当面の現実的な解は非同期転送モード(ATM: <u>Asynchronous Transfer Mode</u>)ペースのネットワー クであり、超大容量 ATM バックボーンネットワークに必要なテラビット通信を目指した研究が 活発に行われている。

研究段階の光ファイバ伝送実験の変遷を図1.1に示す。1980年代は電子デバイスを用いた時分 割多重(TDM: <u>Time Division Multiplexing</u>)により速度向上がなされてきた。1990年に入ると電子デ バイスの高速化が難しくなるとともに光デバイス技術が進展したことにより、WDM および光 TDM といった光領域での多重化によりスルーブットの向上が図られてきた。1996年には、富士 通、AT&T、NTTの3つの研究グループにより1 Tbit/s の光伝送実験が報告されている[1.6]-[1.8]。また、希土類ドーブファイバ増幅器の登場により光のまま信号を増幅することが可能と なった[1.9]。希土類ドーブファイバ増幅器は減衰した光信号を増幅する機能を有するものの、雑



図 1.1 光ファイバ伝送実験の変遷 -2音の累積と波長分散に伴う波形歪により信号品質が劣化するため、システムにより決定される伝 送距離毎に波形再生を行う必要がある。<sup>IEII</sup>このように光デバイス技術は極めて高いポテンシャル を有しているが、伝送路を全光処理化することは現状では不可能である。波形再生に必須な光フ リップフロップの研究が活発に行われているが、残念ながら電子デバイスより優れた光フリップ フロップは実現されていない。また、光TDM 伝送実験に使用されている多重化回路(MUX: <u>Multiplexer)および分離回路(DEMUX: Demultiplexer</u>)は電子回路の MUX および DEMUX と等価で はない。電子回路ではNRZ(<u>Non-Return-to-Zero</u>)信号バルス幅は常にビットレートの逆数であるが、 光 MUX および DEMUX は論理積(AND)等の組み合わせ回路であるため信号バルス幅は信号光と 制御光のタイミングに依存する。このため高精度なタイミング制御が必要であると考えられる。 すなわち、電子デバイスより優れた光フリップフロップが実現されない限り、電子デバイスが不 可欠であると考える。

ここで再度、多重化光伝送の形態を整理して図1.2に示す。(a) は電子デバイスで時分割多重化 するものであり、スループットの向上には電子デバイスと光デバイスの高速化という方策が採ら れる。上記のように1980年代のアプローチである。(b) は空間分割多重伝送であるが、この方式 はコスト・パフォーマンスでは(a)とほぼ同一である。(c) はある速度まで電子デバイスで時分割多 重し、その後WDMあるいは光TDMにより多重化する方式であり、1990年代に研究が活発となっ



図1.2 光伝送の形態

(21) 光ファイバの波長分散に関しては、分散マネジメントにより 1000 km 以上の伝送が可能となっているが、既設ファイバへ適用するには課題が多い。 -3たものである。ここで注意すべき点は、光多重化技術により光伝送路のコスト・パフォーマンス は向上するが、(a)と同一の電子デバイスが使用される限り光中継器のコスト・パフォーマンスは (a)の形態と変わらないということである。もちろん、既存の動作原理に基づく電子デバイスでは 1 Tbit/sの動作速度を実現することは不可能であり、最終的にはWDMによりスループットを上 げることになる。この場合、電子デバイスおよび光デバイスには多重度分だけのコスト・パフォー マンスの向上<sup>(13)</sup>が望まれることになる。要約すると、来世紀初頭にマルチメディアサービスを提 借するためには、現在と同等のコストで、現状と比較して2-3桁低エネルギーな光通信装置を 実現する必要がある。

## 1.2 受信回路研究の歴史

研究段階の光伝送実験にはハイブリッド回路が用いられることもあるが、光通信用中間中継装 置および端局装置を実用化するためには信頼性、経済性等の観点から集積回路が必須となる。こ こで光通信用中間中継器の構成例を図1.3に示す。各プロックは1チップもしくは数チップの集 積回路で構成されている。光伝送路を送られて来た光信号は光一電気(O/E)変換された後、等化増 幅部で増幅される(Reshaping)。FTM-2.4G方式では信号フォーマットはNRZであり伝送レートに 対応するクロック成分を持たないため、タイミング抽出回路によりクロックを生成する (Retiming)。このクロックを用いて識別器により雑音およびタイミングジッタの少ない同期ディジ タル信号に再生される(Regenerating)。これら3つの機能は各々の頭文字を取って"3R"と言わ れる。再生された信号は分離(DEMUX)され、符号誤り検出等の中継区間の監視処理を行った後 <sup>111</sup>、再び時分割多重化され、電気一光(E/O)変換され光伝送路に送出される。本研究ではO/E変換 から識別器までの3R機能回路を対象とし、この部分を受信回路と呼ぶこととする。



<sup>1)</sup> 高速化が期待できないため、低電力、小型化等が必要となる。

○●●使用されているシリコンLSIでは伝送ビットレートで中継区間終端処理を行うことが出来ないため直列 一並列変換した後に並列処理される。 -4-

上記のF-400M方式の受光デバイスとしてはGeアバランシェフォトダイオード(APD: Avalanche Photodiode)が、F-1.6G 方式の受光デバイスとしては InGaAs APD が用いられていた[1.2]。高速集 積回路はシリコンバイポーラトランジスタにより実現されていた[1.10][1.11]。ここで、論文ある いは国際会議等で発表されたトランジスタ電流利得遮断周波数の年代推移を尺度とした電子デバ イス性能向上の歴史を図1.4に示す。筆者が本研究に着手した1980年代後半はF-1.6G方式の実用 化が終了した時点であった。当時の実用的なシリコンパイポーラトランジスタおよび GaAs MESFET<sup>(E5)</sup>の電流利得遮断周波数は 20 GHz 程度であり、これらのトランジスタを用いて 10 Gbit/ sを越える光中継器用集積回路を実現することは困難であった。このような状況の中で1988年に、 Yamane et al. [1.12]によりゲート長 0.1 µm の自己整合イオン注入 GaAs MESFET により 90.8 GHz という高い電流利得遮断周波数が得られることが報告され、翌年には、このデバイス技術に基づ く識別器を使用した 10 Gbit/s 光伝送実験が Hagimoto et al. [1.13]により報告された。これにより 10 Gbit/s ディジタル回路の実現の見通しが得られたが、等化増幅およびタイミング抽出回路に用 いられる増幅器については 10 Gbit/s の目処は立っていなかった。図1.4 からも明らかなように、 1980年代後半には分子線エピタキシー(MBE: Molecular Beam Epitaxy)に代表される結晶成長技術 の発展に支えられて、ヘテロ構造電界効果トランジスタ(HFET: Heterostructure Field-Effect Transistor)<sup>(E6)</sup> あるいはヘテロ接合バイポーラトランジスタ(HBT: <u>H</u>eterojunction <u>Bipolar Transistor</u>)





<sup>145</sup> 当時、電流利得選断周波数が 100 GHz 程度のリセスゲート構造 GaAs MESFET に関する研究成果が報告されているが、しきい値電圧制御性の問題があり集積回路用デバイスとは言えなかった。集積回路用デ バイスとしてはイオン注入により製造される MESFET が適している。

"\*\*種々のデバイス構造が提案されているが、ここでは総称として HFET と呼ぶことにする。

等の化合物半導体ヘテロ構造デバイスの研究が活性化された。ヘテロ構造デバイスの性能はその ポテンシャルの高さを反映して、急激に向上した。これらのデバイスの高速集積回路応用に関し ては AIGaAs/GaAs HBTが先鞭をつけている。1989年、Akagi et al. [1.14]により 10 GHz 帯域の前 置増幅器と 10 Gbit/s 識別器が、Ishihara et al. [1.15]により 9 GHz 帯域の利得可変増幅器が報告さ れた。しかしながら、これらの報告は、そこで用いられた AIGaAs/GaAs HBT デバイス技術と高 速集積回路設計技術のポテンシャルの高さを示しているが、ウェハ状態で高周波プローブを用い た調定結果であった。当然のことながら、集積回路はパッケージ実装されて初めて使用できる状 態となる。10 Gbit/s を越える周波数領域では実装に付随する寄生容量および寄生インダクタンス の影響が大きくなり、高利得、広帯域な増幅器モジュールを実現することが難しくなる。このた め、本研究以前には 10 Gbit/s を越える増幅器モジュールは実現されていなかった。

超高速デバイスの研究開発においては、集積回路の高速化に適したデバイス構造を明確化する ことが極めて重要である。デバイス研究者と回路研究者のインターフェースとしてデバイスの等 価回路バラメータが一般的に採られてきた。従来、等価回路バラメータを変化させて回路シミュ レーションを行うこと(感度解析)により回路の最高動作速度を求める方法が用いられていた。 しかしながら、これらのパラメータの間には相関があり、相関まで厳密に押えて議論することは かなり困難なことである。むしろ、電流利得遮断周波数あるいは最大発振周波数というデバイス 研究者に馴染深いパラメータを用いて回路の動作速度とデバイス性能の関係を明確化する方が集 積回路の高速化に寄与できるものと考えられる。さらに、電子デバイスでどの速度まで多重化で きるのかということは将来の通信ネットワークを考える上で重要な関心事である。回路の速度性 能とデバイス性能との間の簡単な関係式は通信ネットワーク研究にも寄与できるものと考えられ る。

従来の光中継器において、光デバイスはInP基板上に、電子集積回路はSi基板上に形成されて いるため、当然のことながら光中継器はハイブリッド回路とならざるを得ない。これらを同一基 板上に形成できれば、ハイブリッド実装に伴う寄生効果を除去できることから性能面での優位性 が期待できるとともに、信頼性および経済性でも有利であると考えられる。このような特徴を持 つ光電子集積回路(OEIC: Optoglectronic Integrated Circuit)を用いた光電子集積化光中継器が1979年 にYarivのグルーブにより報告された[1.16]。その後、GaAs(短波長)系およびInP(長波長)系のOEIC の研究が精力的に行われてきた。本研究で対象とする集積化受光回路について、主な国際会議あ るいは論文で報告されているもの[1.17]-[1.41]の構成と性能を表1.1と図1.5にまとめて示す。受光 デバイスとして pin フォトダイオード(pin-PD: pin-Photodiode)、ヘテロ接合フォトトランジスタ (HPT: Heterojunction Photogransistor)、金属一半導体一金属フォトディテクタ(MSM-PD: Metal-Semicondoctor-Metal Photodetector)が、電子デバイスとして MESFET、HFET、HBT が用いられて いる。これらの集積化受光回路をデバイス構成の観点から整理すると、図1.6に示すような種類

#### 表 1.1 集積化受光回路の構成と性能

| to the set E | 24-15 | 構成         |     |        | デバイス性能               | 受       | 光回路性能             |                 |
|--------------|-------|------------|-----|--------|----------------------|---------|-------------------|-----------------|
| 并代           | 波長    | デバイス       | 廢   | PD     | トランジスタ               | 带城      | 速度,感度             | <b>参考</b><br>文献 |
| 1984         | 短波長   | pin/MESFET | (a) |        |                      | 300MHz  | 400Mb/s           | [1.17           |
| 1986         | 短波長   | HPT/HBT    | (1) | 2GHz   | fr=8GHz              | 80MHz   |                   | [1.18           |
| 1987         | 長波長   | pin/JFET   | (a) |        |                      | 240MHz  | 400Mb/s           | [1.19           |
| 1988         | 長波長   | HPT/HBT    | (1) |        | fr=5GHz              |         | 100Mb/s, -26dBm   | [1,20           |
| 1988         | 長波長   | pin/HFET   | (c) |        |                      |         | 2Gb/s, -23,7dBm   | [1.21           |
| 1988         | 短波長   | MSM/MESFET | (e) | 105GHz |                      | 5.2GHz  |                   | (1.22           |
| 1990         | 長波長   | MSM/HFET   | (b) | 7.7GHz | ft=13GHz             | 3GHz    |                   | [1.23           |
| 1990         | 長波長   | pin/HFET   | (b) |        | fr=17GHz             | 1GHz    | 1.6Gb/s           | 11.24           |
| 1990         | 長波長   | pin/HBT    | (a) | ( )    | fr=30GHz, fmax=12GHz | 500MHz  | 1Gb/s, -26.1dBm   | [1.25           |
| 1990         | 長波長   | pin/HBT    | (a) |        | fr=35GHz, fmax=25GHz | 2.8GHz  | 4Gb/s, -21dBm     | [1.26           |
| 1990         | 短波長   | MSM/MESFET | (d) |        | fr=40GHz             | 4.6GHz  |                   | [1.27           |
| 1991         | 長波長   | MSM/HFET   | (a) |        | ft=30GH              | 2GHz    | 2Gh/s             | [1.28           |
| 1991         | 長波長   | pin/HBT    | (a) | 8GHz   | fr=32GHz, fmax=28GHz | 3.8GHz  | 5Gb/s, -18.8dBm   | (1.29           |
| 1991         | 長波長   | MSM/HFET   | (b) |        | fr=15GHz             |         | 1.2Gb/s, -25dBm   | <u>j</u> 1.30   |
| 1991         | 長波長   | pin/HFET   | (c) | -      | fr=72GHz, fmax=80GHz | 6.5GHz  |                   | [1.31           |
| 1991         | 短波長   | pin/HBT    | (f) |        | fr=60GHz             | 13GHz   |                   | [1.32           |
| 1991         | 短波長   | MSM/MESFET | (e) | 9GHz   | ft=60GHz             | 6.5GHz  |                   | (1.33           |
| 1991         | 短波長   | MSM/HFET   | (e) |        | ft=35GHz             | 8.2GHz  | 10Gb/s            | [1.34           |
| 1992         | 長波長   | pin/HFET   | (a) |        | ft=25GHz             | 8GHz    | 10Gb/s            | [1.35           |
| 1992         | 長波長   | pin/HFET   | (c) | 1.7GHz | fr=24GHz, fmax=51GHz | IGHz    | 1Gb/s, -29.6dBm   | [1.36           |
| 1992         | 長波長   | pin/JFET   | (a) |        | fr=8GHz              | 1.65GHz | 2.4Gb/s, -29.5dBm | [1.37           |
| 1992         | 長波長   | pin/HBT    | (a) |        | ft=71GHz, fmas=43GHz | 6GHz    | 10Gb/s, -15.5dBm  | [1.38           |
| 1992         | 短波長   | MSM/HFET   | (e) |        | fr=66GHz, fmax=70GHz | 4.4GHz  |                   | [1,39           |
| 1993         | 短波長   | MSM/MESFET | (d) |        | fr=34GHz             | 11GHz   |                   | [1.40           |
| 1993         | 短波長   | MSM/HFET   | (c) |        | ft=50GHz             | 14.3GHz |                   | [1.4]           |

注) 層(a)-(f)は図1.6の(a)-(f)に対応。



図1.5 集積化受光回路の3dB帯域の年代推移 白印:長波長、黒印:起波長 比較のためにハイブリッド受光回路の帯域も示した[1.42]。



に分けることができる。(a) は一回の成長で両デバイスのエビタキシャル層を形成し、不要な部分 を除去するものである。この構成では表面の段差が大きく微細配線の形成で不利になる。(b) は(a) の段差の問題を解決するため、予め基板にリセスを形成した後エビタキシャル層を成長するもの である。(c) は一方のデバイスのエビタキシャル層を成長し不要部分を除去した後、他方のデバイ スのエビタキシャル層を再成長するものである。(d) と (e) は半絶縁性基板上に MSM-PD を形成 するもの、(f) は HBT のペースーコレクタを pin-PD と兼用するというように受光デバイスと電子 デバイスを同一のエビタキシャル層構造で作製するものである。(a)-(c)の構成は受光デバイスと電 子デバイスを各々独立に高性能化することを目指したものであり、集積化受光回路専用の製造工 程が必要となる。これに対して、(d)-(f)の構成は電子デバイスの製造工程で実現できるという特徴 を持っている。表1.1と図1.5から、受先感度の点では(a)-(c)の構成が優れ、帯域の点では(d)-(f)の 構成が優れていると言える。その理由は、(a)-(c)では電子デバイス専用の製造と比較して、結晶品 質が劣ることとFETのゲート長の微細化レベルが低いことに起因して集積化受光回路を構成する 電子デバイスの性能が劣ること、一方、(d)-(f)では元々高性能な電子デバイスを用いるため高い帯 域が得られるが、その反面 PDの量子効率が低くなることである。図1.5からも明らかなように、 集積化受光回路は潜在能力を有しているものの、その速度性能はハイブリッド受光回路の性能 [1.42]よりも劣っている。また、長波長系受信OEICは受光デバイスと増幅器の集積化に留まって いる。これに対して短波長系では、GaAs MESFET 製造工程によりMSM-PDを集積化した1k ゲー ト規模の受信 OEIC[1.43]が報告されている。すなわち、高速化、高集積化を追究するには電子デ バイスの製造工程で実現できる OEIC が望ましいと言える。

受光OEICに使用される MSM-PDの研究は、試料の作製と評価という実験的手法が今までキと して採られてきた。しかしながら、実験的手法は時間や費用がかかるという問題がある。理論解 析により予測を立て、実験の項目を絞り込むことにより研究の効率化を図ることができる。この ことに留まらず理論解析は、デバイス内部のキャリアや電界の挙動を把握でき物理現象の理解に 役立つという重要な側面を持っている。本研究以前に提案されている理論解析手法として、解析 的な電流式を用いるもの[1.44][1.45]、一定電界の近似のもとでドリフトと拡散近似の電流連続式 を数値計算するもの[1.46]、ボアソン方程式と電流連続式を数値計算する(流体モデルと呼ばれて いる)もの[1.47]、ボアソン方程式とボルツマン方程式を数値計算する(粒子モデルと呼ばれてい る)もの[1.48]、シュレディンガー方程式を数値計算するもの[1.49]が挙げられる。これらは、GaAs MSM-PDを一次元空間で取り扱ったものである。しかしながら、MSM-PDの解析は二次元空間で 取り扱う必要がある。このため、二次元ラブラス方程式を等角写像により一次元に変換して求め た電界分布をもとにドリフト項のみ考慮した電流連続式を解く方法が提案され、長波長系の InGaAs MSM-PD の解析が行われている[1.50]。InGaAs MSM-PD においては暗電流を低減するた めに、InGaAs 光吸収層と電極金属間に障壁を高めるための半導体層(障壁増強層)を挿入する方 法が一般的に採用されるが、上記の解析では障壁増強層が考慮されていない。この障壁増強層は InGaAs MSM-PDの高速化に極めて重要な影響を及ぼすが、体系的な設計法は明確にされていな 63.

最後に、受信回路の設計ツールについて述べる。受信回路の設計はSPICEに代表される電子回路シミュレータを用いた小信号周波数応答解析および大信号過渡解析により行われてきた。受光 感度は受光デバイスの寄生容量を含めた前置増幅器の小信号雑音解析結果と受光デバイスの量子 効率から推定されている[1.51]。しかしながら、受光感度はE/O変換で生ずる波長チャーピングと 光ファイバの波長分散に起因する波形歪とデバイス雑音を考慮する必要があり、厳密な回路シ ミュレータは開発されていない。抵抗、容量、インダクタンス、電流源を用いて半導体レーザの レート方程式を等価回路表現しSPICEによりシミュレートする方法が提案されているが[1.52]、光 伝送系を厳密に設計するためには、発光デバイス、光ファイバ、受光デバイスおよび電子デバイ スを扱え、かつ時間領域雑音を考慮した汎用的な光電子混在回路シミュレータが必要である。

## 1.3 研究の目的と課題

以上のような背景に立って本研究は、光通信用中間中継装置および端局装置のフロントエンド に使用される受信回路について、商用化されている受信回路と比較して2-3桁の低エネルギー 化を実現するために必要なデバイスおよび回路構成を明らかにすることを目的とする。この目的 を達成するために解決すべき課題を整理すると以下のようになる。

(1) 光通信用受光デバイスとして有望な MSM-PD の理論解析は十分に確立されておらず、高速化 に対するデバイス設計指針あるいは速度性能限界についての予測は必ずしも明確とはなっていな い。

(2) 10 Gbit/s を越える周波数領域において、集積回路チップのみならず、パッケージ実装に付随 する寄生容量および寄生インダクタンスの影響をも考慮した高利得、広帯域増幅器モジュール設 計法を明らかにする必要がある。

(3)電子回路の動作速度とデバイス性能の関係を明らかにする手法として、デバイスの等価回路 パラメータを変化させて回路シミュレーションを行うというアプローチ(感度解析)が採られて きた。しかしながら、これらのパラメータの間には相関があり、相関まで厳密に押えて議論する ことはかなり困難であり、見通しの良いものではない。このため、電子回路の動作速度限界がど こにあるのかという、将来の通信ネットワークを考える上で重要な問題に対する答えが必ずしも 明確ではない。

(4) 光伝送システム設計において重要な設計項目である光デバイスの波長チャービングと光ファ イバの波長分散に伴う伝送波形歪およびデバイス雑音を考慮した時間領域大信号解析手法は提案 されていない。将来の光ネットワークを詳細に設計するために、より汎用的なツールを提供する 必要がある。

(5)受信系OEICは受光デバイスと前置増幅器の集積化に留まり、その性能もハイブリッド回路の

性能より劣っている。超高速領域では寄生効果によりハイブリッド回路の性能向上が飽和する可 能性があり、何らかのブレークスルーによりOEICの速度性能を飛躍的に向上させる必要がある。

## 1.4 本論文の構成

上記課題を解決するために本研究では「受光デバイスも含めた受信回路をモノリシック集積化 することにより、その高速化、低消費電力化を達成する」という基本アプローチを採ることとす る。その理由は、光ファイバ増幅器の発展により受信感度に対する要求が緩和されており高速化 の観点から電子デバイス製造工程に整合した受信 OEIC が優れていること、従来の化合物半導体 高速集積回路の低エネルギー化を制限している最大の要因は低インビーダンスのチップ間イン ターフェースにあると考えられること、である。

本論文は以下の6章で構成されている。

| 第1章 | 序論                |
|-----|-------------------|
| 第2章 | 受光デバイスの高速化設計      |
| 第3章 | 受信用集積回路の高性能化設計    |
| 第4章 | 光電子混在回路シミュレーション手法 |
| 第5章 | 集積化受光回路の高速化設計     |
| 第6章 | 結論と将来展望           |

第2章では、電子デバイス製造工程との整合性が比較的良いMSM-PDの高速化デバイス設計に ついて主に理論解析をもとに議論する。対象とする時間精度に応じた流体モデルと粒子モデルの 2つの手法に基づく数値計算プログラムを作成し、MSM-PDの動作機構の把握を行うとともに高 速化のためのデバイス構造を示す。また、0.25 µm 程度に微細化された MSM-PD の性能予測を行 う。

第3章では、受信回路のうち電子デバイスにより構成される集積回路の高性能化について議論 する。まず、10 Gbit/s 増幅器モジュールを実現するために、パッケージ実装に付随する寄生容量 および寄生インダクタンスを考慮に入れた安定性解析に基づく増幅回路とパッケージの一括設計 法を明らかにする。次に、10 Gbit/s 以上の高速化を目指して、受信回路の基本要素であるペース バンド増幅器および識別器の動作速度とデバイス性能(電流利得遮断周波数と最大発振周波数)と の関係を明確化する。これらの結果をもとに、商用化されている受信回路と比較して2-3桁低 エネルギーな受信回路の実現を目指すためにはモノリシック集積化が必要であることを指摘する。 さらに、高速化、低電力化に適したInP/InGaAsダブルヘテロ接合パイポーラトランジスタを用い て、前置増幅器、自動オフセット調整回路、後置増幅器、位相同期ループによるタイミング抽出 回路、識別器から構成された3R機能回路を試作し、2.4 Gbir/s ハイブリッド型3R機能回路と比 較して約2桁の低エネルギー化が可能であることを示す。

第4章では、光デバイスと電子デバイスが混在する回路を詳細に設計するためのツール開発を 目的として光電子混在回路シミュレーション手法について議論する。能動デバイスおよび抵抗に 時間領域雑音源を導入し、光ファイバ等のモデルとともに市販の混合モードシミュレータにイン プリメントする。実験とシミュレーションとの比較によりシミュレーション手法の妥当性を検証 する。

第5章では、InP/InGaAs HBT 製造工程で作製できる長波長 pin-PD/HBT 構成の集積化受光回路 の研究を行う。最初に、InP/InGaAs シングルヘテロ接合バイボーラトランジスタ(SHBT: Single-Heterojunction Bipolar Transistor)のベースーコレクタ層を利用したpin-PDとSHBTによる前置増幅 器から成る集積化受光回路の課題を指摘する。次に、この課題を解決するためにダブルヘテロ接 合化した構造を提案し、その高速性を示すとともに、集積化受光回路の動作速度を最大にする最 適なコレクタ層の厚さを明確化する。最後に、最適設計された集積化受光回路により 40 Gbit/s 動 作の可能性を示す。

第6章では、本研究で得られた成果と到達点ならびに超高速集積回路に関する最近の成果を踏 まえて、さらなる低エネルギー化ための展望を述べる。 各章間の関係を図1.7に示す。



図 1.7 本論文の構成

## 第2章

# 受光デバイスの高速化設計

## 概要

金属一半導体-金属フォトディテクタ(MSM-PD: <u>Metal-Semicondoctor-Metal Photodetector</u>)は集 積化受光回路用デバイスとして注目されている。これまでのMSM-PDに関する研究は実験的手法 が主体であり、厳密な理論解析は行われていなかった。

本章では理論解析によりMSM-PDの高速化設計を行う。最初に、二次元ボアソン方程式とドリ フトと拡散近似の電流連続式を数値計算すること(流体モデル)によりGaAs MSM-PDを解析し 電界とキャリアの挙動を把握する。解析結果から、光通信で使用される弱励起状態においてはポ アソン方程式と電流連続式を自己無撞着に解く必要がないことを明らかにする。この結果を反映 して次に、モンテカルロ法を用いてボルツマン方程式を数値計算すること(粒子モデル)により GaAs およびInGaAs MSM-PDの高速化に適したデバイス構造を示す。最後に、InGaAs MSM-PD の電極間隔をクォータミクロンにすることにより50 GHz を越える帯域が期待できることを示す。 2.1 はじめに

第1章の表1.1に示したように、今までに報告されている集積化受光回路にはMSM-PDと pin-PDが用いられている。MSM-PDは、製造方法が簡単である、電極間容量が小さく高速化に有利 である、等の特徴を有している[2.1]。短波長系のGaAs MSM-PDは半絶縁性GaAs基板上にショッ トキー電極をパターニングするだけで実現できるため、MSM-PDの電極をMESFETのゲート電極 と同一材料にすれば MESFET の製造工程を何ら変更することなく集積化受光回路を作製できる [2.2]。一方、長距離光通信用の長波長系MSM-PDの光吸収層はアンドープInGaAsで構成される。 MSM-PD用材料としてのInGaAsの最大の欠点は、金属-InGaAsのショットキー障壁がInP整合 系で 0.2 eV 程度[2.3]と低いため、暗電流が大きく高感度化の妨げになることである。この問題を 解決する手段として、InGaAs 光吸収層と電極金属間に障壁を高めるための半導体層(障壁増強層 と呼ぶこととする)を挿入する方法が提案されている。障壁増強層としては、歪 GaAs[2.4]、 Al., Ga., As[2.5]、In., Al., As[2.6]、鉄ドーブInP[2.7]等が用いられている。当然のことながら障壁 増強層とInGaAs層とはヘテロ接合を形成するため、光照射により発生したキャリアがヘテロ接合 界面に蓄積されることが予測される。この課題を解決するために、InGaAsから障壁増強層の材料 に連続的に組成を変化させる[2.8][2.9]、あるいはInGaAsと障壁増強層の材料から成る超格子構造 で厚さの比を変化させること[2,10]により、キャリアの蓄積を防ぐ方法が提案されている。InGaAs MSM-PDは以上のような構造を有するためInP系電子デバイスと同一層構成とはならないが、す べての層が高抵抗であるため電子デバイスと縦積みにしても電子デバイスへの影響は少ない。

MSM-PDの動作速度は、光照射により発生したキャリアが再結合あるいは電極への走行により 半導体中から消滅するまでの時間と、電極間容量と負荷抵抗の積で与えられる時定数とにより決 定される[2.11]。通常のMSM-PDにおいては、前者の方が後者より大きい。したがって、MSM-PD の高速化の方法は、いかに速くキャリアを消滅させるかという課題を解決することである。MSM-PDの高速化に関する研究を概観すると、当初は集積化受光回路応用よりもむしろ、双方向性を活 かした光導電サンブリング[2.12]-[2.14]あるいは光入力論理回路[2.15]-[2.17]応用を目指した高速化 研究から始まっている。そこで採られた手法は不純物の導入[2.18]-[2.22]あるいは低温結晶成長 [2.23]により再結合中心密度を増大させキャリア寿命を短くする方法であった。しかしながら、こ れらの方法により作製されたMSM-PDは量子効率あるいは安定性に関して課題がある。集積化受 光回路応用には電極間隔の短縮によりキャリア走行時間を短縮する方法が適している。電極間隔 が 0.5 μm の GaAs MSM-PD により 105 GHz の帯域が得られている[2.24]が、InGaAs MSM-PD の 高速化は遅れている。

以上の研究は実験的手法に基づくものである。一方、本研究以前に提案されている理論解析手 法として、解析的な電流式を用いるもの[2.25][2.26]、一定電界近似のもとにドリフトと拡散近似 の電流連続式を数値計算するもの[2.27]、ポアソン方程式と電流連続式を数値計算するもの(流体 モデル)[2.28]、ポアソン方程式とポルツマン方程式を数値計算するもの(粒子モデル)[2.29]、シュ レディンガー方程式を数値計算するもの[2.30]が挙げられる。これらは、GaAs MSM-PDを一次元 空間で取り扱ったものである。しかしながら、MSM-PDの解析は二次元空間で取り扱う必要があ る。InGaAs MSM-PDの解析に関して、二次元ラプラス方程式を等角写像により一次元に変換し て求めた電界分布をもとにドリフト項のみ考慮した電流連続式を解く方法が提案されている[2.31] が、高速化に極めて重要な影響を及ぼす障壁増強層が考慮されていない。

本章では、流体モデルと粒子モアルの2つの手法に基づく数値計算プログラムを作成し、MSM-PDの動作機構の把握を行うとともに高速化のためのデバイス構造を示す。さらに、0.25 µm 程度 に微細化された MSM-PD の性能予測を行う。

このため2.2では対象とする時間スケールおよび物理サイズと適用すべき基本方程式との関係 を整理する。2.3 では構造が簡単な GaAs MSM-PD を解析対象として二次元ポアソン方程式と流 体モデルに基づく電流連続式を数値計算することにより電界およびキャリアの基本的な振る舞い を把握する。2.4 では粒子モデルを用いてサブミクロン電極間隔と障壁増強層を有する MSM-PD を解析し高速化のためのデバイス構造の明確化と性能予測を行う。

### 2.2 基本方程式

#### 2.2.1 電磁界の挙動

電磁界の挙動は次のマクスウェル方程式で記述される。

| - B                                       |       |
|-------------------------------------------|-------|
| $\nabla \times \mathbf{E} = -\frac{m}{2}$ | (2.1) |
| ot                                        | (2.1) |

$$\overline{\nabla} \times \mathbf{H} = \mathbf{J} + \frac{\partial \mathbf{D}}{\partial t}$$
(2.2)

 $\nabla \cdot \mathbf{D} = \rho \tag{2.3}$ 

 $\nabla \cdot \mathbf{B} = 0$ 

(2.4)

ここで、E は電界、B は磁束密度、H は磁界、D は電束密度、J は電流密度、*p* は電荷密度で ある。式(2-2)と式(2.3)から電流連続の関係

$$\mathbf{J} + \frac{\partial \rho}{\partial t} = 0$$

(2.5)

(2.9)

J,

が成り立っていることがわかる。式(2.4)は式(2.1)から導けるため、電流密度と電荷密度が与えら れたとしても、式(2.1)-(2.4)を解くことはできない。このため、次の構成方程式を必要とする。

 $\mathbf{D} = \varepsilon \mathbf{E} \tag{2.6}$ 

 $\mathbf{B} = \mu \mathbf{H} \tag{2.7}$ 

εは誘電率、μは透磁率である。ここで、ベクトルポテンシャルΑとスカラーポテンシャルψを 導入し、ポテンシャルの任意性を拘束するゲージとしてローレンツゲージを用いる。

今、解析対象とする空間を電磁界が伝搬する時間が解析対象とする時間に対して充分短ければ、 その時刻での電流密度および電荷密度でスカラーボテンシャルが決ることになる。この時、次の ポアソン方程式が得られる。(付録 A.1.1)

$$r^2 \psi = -\frac{\rho}{2}$$
(2.8)

ここに,

$$\mathbf{E} = -\nabla \boldsymbol{\psi}$$

である。例えば、MSM-PDの電極間隔が1µmの場合、この距離を電磁界が伝搬する時間は波長 短縮を考慮して10fs程度である。したがって、MSM-PD内部の電界の挙動を0.1 ps程度の時間 スケールで議論する場合にはポアソン方程式を解けば充分であると言える。

2.2.2 キャリアの挙動

電子を単一の粒子と看做して半古典的に扱うと、電子の挙動は次のボルツマンの輸送方程式に より記述できる。

 $\frac{df}{dt} + \frac{q\mathbf{E}}{h} \cdot \nabla_{\mathbf{k}} f + \mathbf{v} \cdot \nabla_{\mathbf{r}} f = \left\lfloor \frac{\partial f}{\partial t} \right\rfloor_{s}$ (2.10)

ここで、f は波数ベクトルk、位置r、時刻tに依存する電子の分布関数、v は電子の速度、q は 素電荷、ħ はプランク定数/2πである。左辺の第二項は電界により波数ベクトルが変化すること に伴う分布関数の変化を表し、ドリフト項と呼ばれるものである。第三項は電子の位置の変化を 通じて分布関数が変化する拡散項と呼ばれるものである。また、右辺は散乱による分布関数の変 化である。

ここで、(1) 散乱過程に緩和時間を導入、(2) 電界の変化する時間スケールは緩和時間と比較して 長い、(3) 等方的な放物型のバンド、(4) 分布関数の熱平衡からのずれは非常に小さい、ことを仮定 すると、次のドリフト拡散近似の電流密度式が得られる。(付録 A.1.2)

 $\mathbf{J}_{n} = q\mu_{n}n\mathbf{E} + qD_{n}\nabla_{\mathbf{r}}n \tag{2.11}$ 

$$= q\mu_p p \mathbf{E} - qD_p \nabla_r p \qquad (2.12)$$

ここで、 $\mu_n \ge \mu_p$ は各々電子と正孔のドリフト移動度、 $D_n \ge D_p$ は各々電子と正孔の拡散係数、 $n \ge p$ は各々電子と正孔の密度である。

キャリアの振舞を把握するためには、ボルツマンの輸送方程式(2.10)を解く方法(粒子モデル)あ るいは式(2.11)と式(2.12)を用いて電流連続の式(2.5)を解く方法(流体モデル)が採用される。ここで 上記(2)の仮定について考察すると、電子の平均的な緩和時間<ひは次式より概算できる。

 $\mu_n = \frac{q}{m_e} \langle \tau \rangle \tag{2.13}$ 

ここで、m,は電子の有効質量である。GaAsの場合、ドリフト移動度を 5000 cm<sup>2</sup>/Vs とすれば平 均的な緩和時間は 0.19 ps となる。正孔については、これより1桁程度小さい値となる。大雑把 に言えば、数ピコ秒以下のスケールを問題とする場合には粒子モデルを用いる必要がある。また、 流体モデルでは上記(4)の仮定がなされているから、キャリア運動へのポテンシャル障壁の影響等 は解析できない。

以上のように、マタスウェル方程式を用いて電磁界を動的に扱うのか、ボアソン方程式を用い て静電ボテンシャルとして扱うのか、キャリアに関して、粒子モデルを適用するのか、流体モデ ルを適用するのか四通りの組み合わせが考えられる訳である。いずれを選択するのかは対象とす る時間スケールに依存する。解析の精度はアナログ的であるから明確な線引きは難しいのである が、電磁界については物理サイズを電磁界の速度で割った時間が、キャリアについては電子の緩 和時間が目安となる。

ここでは、電界およびキャリアの基本的な振る舞いを把握するためにポアソン方程式と流体モ

デルによる GaAs MSM-PD の解析から始めることにする。

## 2.3 流体モデルを用いた GaAs MSM-PD の基本動作解析[2.62]

GaAs MSM-PDの概略構造を図2.1に示す。広がった光ビームに対しても良好な外部量子効率が 得られるように描慮を入れ子にした電極パターンとすることが多い。表面に対して垂直な面内の 単位領域 OABC でポアソン方程式と電流連続式を解くこととする。

空間電荷として、キャリア、イオン化した不純物( $N_p$ ,  $N_A$ )、帯電した再結合中心( $N_T$ )を考慮し、 光照射によるキャリアの発生( $G_n$ ,  $G_p$ )、再結合中心を介した生成再結合、発光再結合、オージェ 再結合の過程を含む再結合( $R_n$ ,  $R_p$ )を考慮すると、ポアソン方程式(2.8)と電流連続式(2.5)は次のよ うに表される。

| $\nabla^2 \psi = -q(p-n+N_D-N_A+N_T^*)$ | ) (2.14) |  |
|-----------------------------------------|----------|--|
|                                         |          |  |

$$\nabla \cdot \mathbf{J}_n - q \frac{\partial n}{\partial t} = q(R_n - G_n) \tag{2.15a}$$

$$\nabla \cdot \mathbf{J}_{p} + q \frac{\partial p}{\partial r} = q \left( G_{p} - R_{p} \right)$$
(2.15b)

 $\mathbf{J}_{n} = -q\mu_{n}n\nabla\psi + qD_{n}\nabla n \tag{2.16a}$ 

(2.16b)

 $\mathbf{J}_{p} = -q\mu_{p}p\nabla\psi - qD_{p}\nabla\rho$ 

キャリアの生成再結合および光照射による発生モデルを付録A.1.3に示す。



図2.1 GaAs MSM-PD のデバイス構造モデル - 19 - ボアソン方程式および電流連続式の境界条件として、電極との界面(OEとCD)ではショットキー 障壁を考慮したディリクレ(Dirichlet)型境界条件と熟電子放出モデル[2.33]を、GaAs表面(DE)と解 析領域の側面(OAとBC)ではノイマン(Neumann)型境界条件を、解析領域の下面(AB)では電荷中性 条件を適用する。これらの境界条件のもとで式(2.14);(2.16b)を解くこととなるが、これらは非線 形の連立微分方程式であるから解析的に解くことはできない。そこで、ポテンシャルの初期値を 仮定し、式(2.15a)-(2.16b)(A19)-(A26b)を解き、得られたキャリア密度と帯電している再結合中心 密度を式(2.14)に代入して解くという繰り返し計算の手法を用いる。また、各々の微分方程式を差 分方程式に変形し数値計算を行う。本解析では一般的に使われている数値計算上の取り扱いをし ており、具体的な手順については成書[2.37]を参考にされたい。

計算に用いたパラメータの値を付表 A1(付録 A.2)に示す。移動度に関するパラメータは、式 (A25a)-(A26b)による計算値が文献[2.38]の実測値と一致するように決めている。再結合中心に関す るパラメータは文献[2.35]と、その他のパラメータ値は文献[2.39][2.40]と同一である。

電極間隔L が1.5 µmのGaAs MSM-PDの解析を行った。波長 600 nm、半値全幅(FWHM: Full Width at Half Maximum) 0.3 ps 、エネルギー 1 pJ/pulse、時刻 0.5 ps でピークとなるガウス分布型 光パルスを照射するものとした。GaAs基板表面での横方向電界強度分布の時間変化を図2.2に示 す。ここで、横軸はカソード電極の端(図2.1の点日からの距離である。時間とともに電界強度が 低下して行くことがわかる。この理由は以下の通りである。光照射により発生した電子と正孔は 各々アノード電極とカソード電極の方向に動く。このため、電極近傍に空間電荷領域が形成され、 この影響で電極間の電界強度が低下する[2.41]。空間電荷が形成される様子を図2.3に示す。縦軸 はアノード電極とカソード電極の下の領域で積分したキャリア面密度である。電子速度の方が正 孔速度より速いため、アノード電極下の方が早く空間電荷が形成される。空間電荷形成に伴う電 界強度の低下により、流体モデルを用いた解析により得られるMSM-PDのコンダクタンスは従来 の解析的モデル[2.25]で計算したコンダクタンスより小さくなった。種々の光パワーについて解析 した結果、発生するキャリア密度が10<sup>16</sup> cm<sup>-1</sup>を越える場合には、空間電荷形成に伴う電界強度低 下の効果を無視できないことがわかった。上記の解析ではキャリア密度はほぼ 2.7 x 10<sup>16</sup> cm<sup>-3</sup> で あった。光通信へMSM-PDを適用する場合、平均光パワーは 0.1 mW 以下であり、上記解析と比 較して5桁程度小さいものである。この場合には空間電荷形成に伴う電界強度低下の効果を無視 できると考えて良い。ここでは GaAs MSM-PD について解析したが、InGaAs MSM-PD において も同様のことが言えると考える。

- 20 -



#### 図2.2 表面における横方向電界強度分布



#### 図2.3 電極下のキャリア面密度の変化

## 2.4 粒子モデルを用いた MSM-PD の高速化設計[2.63][2.64]

流体モデルより厳密にキャリアの挙動を議論するためには、ボルツマンの輸送方程式(2.10)を解 く必要がある。一般的には、ボルツマンの輸送方程式を解析的に解くことはできず、数値計算に より解くこととなる。今までに提案されている数値計算手法の中で最も成功している手法はモン テカルロ法である。電子あるいは正孔が散乱なしでどの程度の時間だけ運動するのか、種々の散 乱機構のうちどの散乱を受けるのかということは確率過程である。確率過程をシミュレートする ために乱数を導入するのがモンテカルロ法である。本研究で用いた計算手順は従来のものと同様 であるため、具体的手順は文献[2.42]あるいは成書[2.37]に譲るものとし、ここでは本解析に特徴 的な仮定およびモデルについて述べる。

前節で明らかとなったように、MSM-PDを光通信用受光デバイスに適用する場合には発生した キャリアによるボテンシャルの変化は無視できるほど小さいものである。このため、GaAs MSM-PDの解析においては式(2.15a)(2.15b)(A19)の時間微分項と発生率をゼロとした方程式とボアソン 方程式(2.14)を解くことにより得られるボテンシャルを用いて、InGaAs MSM-PDの解析において は更に簡単化のためラプラス方程式を解くことにより得られるボテンシャルを用いて、ボルツマ ンの輸送方程式を解くこととする。<sup>注1)</sup>

バンドモデルとして、伝導帯については*Γ-L-Xパレーを考慮し、価電子帯については軽い正* 孔バンドと重い正孔バンドを考慮した。光子エネルギーの吸収により軽い正孔バンドと重い正孔 バンドから等確率でΓバレーに電子が励起されるものとする。光バルスが時刻<sub>10</sub>でピーク値を取 る分散 σ, を有するガウス分布型であると仮定すると、単位時間の電子と正孔の発生率は次式に より与えられる[2.43]。

$$v(t) = \frac{N_{total}}{\sigma_t \sqrt{\pi}} \exp\left[-\frac{\left(t - t_0\right)^2}{\sigma_t^2}\right]$$
(2.17)

ここで、N<sub>nual</sub> は厳密には光パルス照射により発生する全キャリア数であるが、個々のキャリアの 運動をシミュレートすることは計算時間の制約で不可能である。そこで、アンサンブルモンテカ ルロ解析ではいくつかのキャリアが一纏まりで同一の散乱過程を経るものとして扱う。本解析で はポアソン方程式を自己無撞着的に解かないので、一固まりのキャリア数には任意性がある。統 計学上N<sub>nual</sub> は大きい程、計算精度は向上するが、ここでは20000としている。エネルギー保存則 [2.44]と不確定性原理[2.43]を考慮すると、発生した電子と正孔の持つ初期エネルギーは各々

<sup>111</sup>キャリアの発生あるいは運動によりボテンシャルが変化する場合にはポアソン方程式とポルツマン方程 式を自己無撞着に解く必要がある。

- 21 -

$$E_{\alpha} = \frac{-(1+r) + \sqrt{(1+r)^2 + 4r\alpha(hv - E_g)}}{2r\alpha} + \frac{hr_i}{FWHM}$$
(2.18)

$$E_{\nu_i} = (h\nu - E_{e_i}) - E_{c_i}$$
(2.19)

で与えられる。ただし、

$$r = \frac{m_c}{m_c}$$
(2.20)

ここで、*E*<sub>8</sub>はパンドギャップエネルギー、*m*<sub>6</sub>は電子の有効質量、*m*<sub>8</sub>は正孔の有効質量、αはパ ンドの非等方性を表すパラメータ、FWHMは光パルスの半値全幅、*r*<sub>1</sub>は正規乱数である。図2.1に 示したデバイス構造モデルと同様に*DE*から下の領域で光が吸収されるものとし、簡単化のため 光パワーは*x*方向に一様であるものとする。発生するキャリアの初期座標値は

$$r_t = \frac{L_g}{2} + r_2 L_g$$
 (2.21)

$$r_i = -\frac{\ln(1 - r_i)}{\alpha_{obr}} \tag{2.22}$$

で与えられる。ここで、 $L_{p}$ はMSM-PDの電極間隔、 $\alpha_{ah}$ は光の吸収係数、 $r_{2} \ge r_{3}$ は区間 (0, 1) の 一様乱数である。以上の初期条件のもとにキャリアの運動をシミュレートする。

本解析で考慮した電子の散乱過程は、有極性光学フォノン散乱、無極性光学フォノン散乱、音 響フォノン散乱、パレー内散乱、パレー間散乱である。また、正孔の散乱過程は有極性光学フォ ノン散乱、無極性光学フォノン散乱、音響フォノン散乱である。各散乱の確率[2.42][2.45][2.46]を 付録A.1.4とA.1.5にまとめた。不純物濃度およびキャリア密度は低いため、不純物散乱および キャリアーキャリア敗乱を無視している。また、簡単化のために三元系化合物中の合金散乱も無 視している。したがって、電子速度の計算値は実験値と比較して大きくなる可能性がある。解析 に用いたパラメータ値[2.47]-[2.54]を付表 A2から付表 A5にまとめて示した。In<sub>0.52</sub>Al<sub>0.48</sub>Asの電子 親和力とバレー間エネルギー差はInAsの値[2.52][2.53]とAIAsの値[2.54]を線形に内挿することに より決めている。また、In<sub>0.52</sub>Al<sub>0.48</sub>Asのバレー間変形ポテンシャルとフォノンエネルギーはInP と 同一と仮定している。2.4.2においてIn<sub>0.85</sub>(Ga<sub>4</sub>Al<sub>1-4</sub>)<sub>0.47</sub>Asを扱うが、そのパラメータ値はIn<sub>0.55</sub>Al<sub>0.48</sub>As の値と In<sub>0.55</sub>Ga<sub>0.47</sub>As の値を線形に内挿することにより決めている。GaAs の光吸収係数は付表 AI (付録A.2)に示したものを用い、In<sub>0.55</sub>Ga<sub>0.57</sub>Asの光吸収係数は文献]2.55]の実測値を用いた。 本解析では簡単化のため、単位時間に電極に流入する電子と正孔の数を数えることにより導電 電流を求めている。このようにして計算した光電流パルスのパルス幅は変位電流より求めたパル ス幅と比較して若干大きくなる可能性がある[2.31]。本節ではMSM-PDを集中定数回路と看做し ており、上記の電流値を持つ電流源と電極間容量の並列回路としてモデル化する。電極幅と電極 間隔が等しい時、電極間容量は近似的に次式で計算できる[2.56]。

 $C_{g} = L(\varepsilon_{r} + 1)[(N - 3)A_{1} + A_{2}]$ (2.23)

ここで、Lはアノードとカソードの対向する長さ、 $\varepsilon_i$ は基板の比誘電率、Nは電極フィンガーの本数、 $A_i = 88.6$  fF/cm、 $A_2 = 99.2$  fF/cm である。この MSM-PD の等価回路に集中定数回路の負荷抵抗(特に断らない限り 50  $\Omega$ )を接続し電圧バルス波形を求める。

## 2.4.1 GaAs MSM-PDの設計

最初に本解析法の精度を明確にするために、Van Zeghbroeck et al. [2,24]の実験と同一条件で計 算を行った。その結果、出力電圧バルスのパルス幅(FWHM)は6.0 ps となり、実験値の4.8 ps [2.24] に対して 25% 大きくなった。誤差の主要因は光電流を導電電流より求めていることにあると思 われるが、この程度の誤差は議論を進めて行く上で大きな障害とならないものと考える。

金属-酸化陳一半導体電界効果トランジスタ(MOSFET)の世界では、平均電界強度一定の条件、 電圧一定の条件あるいは両者の折衷条件というそれぞれの条件のもとで、チャネル長、ゲート酸 化膜厚、チャネル領域不純物濃度、接合深さ等のパラメータをどのように変えてゆくべきかとい う指針となるスケーリング則が知られている。ここでは、MSM-PDに関するスケーリング則につ いて考察してみる。デバイス耐圧の観点から平均電界強度一定の条件を置くこととし、表2.1に 示す二つの場合を考える。Scheme I はデバイスサイズを変えずに電極間隔を微細化するもの、 Scheme II は電極間隔の微細化とともにデバイスサイズを変えずに電極間隔を微細化するもの、 Scheme II は電極間隔の微細化とともにデバイスサイズを変えずに電極間隔を微細化するもの、 Scheme II は電極間隔の微細化とともにデバイスサイズを変えずに電極間隔を微細化するもの、 Scheme II は電極間隔の微細化とともにデバイスサイズを変えずに電極間隔を微細化するもの 、パルスを用いてシミュレーションを行った結果を図2.4 に示す。Scheme I では微細化とともに 電流パルスの幅は減少するものの C<sub>g</sub>が増大するため出力電圧パルス幅は増大する。MSM-PDの 高速化には容量の減少が不可欠であり[2.26][2.30]、Scheme II が適していると言える。このため、 以下では Scheme II にもとづいて議論する。図2.4 において、●は電子と正孔の両電流成分を考慮 した場合の出力電圧パルス幅、△は電子電流のみを考慮した場合の出力電圧パルス幅である。こ れらの差は 10 % 以下であり、正孔電流は出力電圧パルス幅にあまり影響を与えない。しかしな がら、後述するように正孔電流は長い裾引きの原因となり MSM-PDの帯域を決める要因となる。

|            | 表 2.1 | 解析に用   | 目いた MSM- | PDのパラ | 1-3    |      |
|------------|-------|--------|----------|-------|--------|------|
|            |       | Scheme | 1        |       | Scheme | Ш    |
| Lg (µm)    | 0.8   | 0,4    | 0.2      | 0.8   | 0.4    | 0.2  |
| L (µm)     | 40    | 40     | 40       | 40    | 40     | 40   |
| W (µm)     | 38.4  | 38.4   | 38.4     | 38.4  | 19.2   | 9.6  |
| $C_a$ (fF) | 50    | 110    | 229      | 50    | 25     | 12.5 |
| V. (V)     | 2.0   | 1.0    | 0.5      | 2.0   | 1.0    | 0.5  |



図2.4 MSM-PDの応答のL。依存性 ・電子と正孔の両電流成分を考慮した場合 ム:電子電流のみを考慮した場合

図2.4の電流パルス幅は次式で近似できる。

 $FWHM = \frac{L_g}{1.06 \times 10^7} + 0.26\,ps \tag{2.24}$ 

ここで、 $L_g$ の単位は cm である。この近似式で注意すべき点は、電子の速度が 5 x 10° cm/s であることを意味していないということである。波長 820 nm の時、光の吸収深さ(1/ $\alpha_{abr}$ )は約 0.8  $\mu$ m であるから、電子の平均走行距離が  $L_g$ /2 より長いためである。実際、図 2.5 に示すように平均電子速度にはオーバーシュート現象が見られる。 $L_g$  = 0.8  $\mu$ m の MSM-PD における平均電子速度の ビーク値は  $L_g$  = 0.2  $\mu$ m の場合の 2 倍となっている。この差は電界強度の差に起因する。 $L_g$  = 0.2  $\mu$ m の MSM-PD のポテンシャル分布を図 2.6 に示す。光の吸収深さの半分(0.4  $\mu$ m)の位置は図の 下端付近であり、この領域の電界は弱いことがわかる。一方、 $L_g$  = 0.8  $\mu$ m については示していないが、ほぼスケーリングされるから、 $L_g$  = 0.2  $\mu$ m の場合の 0.1  $\mu$ m の深さに相当すると考えて良

い。 $L_s = 0.2 \,\mu m$ の場合と比較して電界が強いことが図より明らかである。 $L_s = 0.8 \,\mu m$ の場合、より強い電界により電子が加速される。以上の解析から、MSM-PDの電極間隔を微細化しても、光の吸収深さが一定であるため、微細化に比例してパルス幅が短縮化されるわけではないことが明確となった。



図2.5 電子の平均速度の変化



したがって、MSM-PDの高速化を図るためには、GaAs/AlGaAsヘテロ接合の導入等により光吸 収層を薄いGaAs層に限定する必要がある[2.57]。厳密にはGaAs/AlGaAsヘテロ接合を解析する必 要があるが、ここでは近似的に 0 < y < 0.2 μm の領域でのみ光が吸収されるものとして解析を 行った。この時の MSM-PD の応答を図 2.7 に示す。出力電圧パルスの半値全幅は 2.2 ps であり、 図2.4と比較すると約半分になっている。電極間隔の微細化と同時に光吸収層を薄層化すること がMSM-PDの高速化に有効である。図2.7の電流応答において、2 ps までのパルスは電子電流が 支配的であり、これに続く裾引きは正孔電流が支配的である。電子電流のみを考慮した電圧パル スをフーリエ変換することにより求めた 3dB 帯域は 178 GHz であった。一方、電子および正孔 電流を考慮した場合の3dB帯域は78 GHzであった。MSM-PDをさらに高速化するためには、速 度の遅い正孔をいかに早く消滅させるかが鍵となる。



図 2.7 光吸収層が 0.2 um の場合の MSM-PD の応答

-27-

#### 2.4.2 InGaAs MSM-PD の解析

2.1で述べたように、長波長受光デバイスとして有望なInGaAs MSM-PDにおいては、暗電流を 低減させるため障壁増大層がInGaAs光吸収層と電極との間に挿入されるのが一般的である。そこ で、図2.8に示すようにMSM-PDの構造をモデル化する。障壁増大層はGaAs、InavAlarAs、Inav (Ga,Al, ), As傾斜層/In, Al, Asとした。ヘテロ接合におけるキャリアの輸送モデル[2.51]を図2.9 に示す。すなわち、フリーフライト前にキャリアが存在する位置におけるポテンシャルとヘテロ 接合におけるポテンシャルの差 Δwよりもキャリアの持つエネルギーが大きければキャリアはへ テロ接合を通過し、小さければ鏡面反射するものとする。ここでは、ヘテロ接合におけるトンネ ル電流は考慮していない。付表A2から付表A5(付録A.2)をもとに描いたフラットバンド状態での バンドモデルを図2.10に示す。ここで、1。は光吸収層の厚さ、1、は障壁増大層の厚さ、1、は傾斜 層の厚さである。GaAs障壁増大層は本来 InPと格子整合しない歪み GaAs であるが、計算の簡単 化のためバルクGaAsのパンドモデルを用いた。InasiGaastAs/InasiAlastAsハテロ接合は図2.10(b)の 傾斜層の厚さ1=0に相当する。



図 2.8 InGaAs MSM-PD のデバイス構造モデル





図2.10 フラットバンド状態のバンド構造モデル

最初に、Schumacher et al. [2.4]の実験との比較を行う。彼らが実験に用いた MSM-PD の構造パ ラメータは、 $L_s = 2 \mu m$ 、 $t_s = 1.5 \mu m$ 、 $t_s = 30 nm$  (GaAs)である。また、測定系の時間精度を考慮し、  $Z_0 C_e = 20.4 \text{ ps} (= 40 \text{ ps} (FWHM)/2\pi x 0.312) とした。出力電圧がビーク値の 90 % から 10 % になる$  $までの時間で定義した立ち下がり時間の電極間電圧 <math>V_s$  依存性を図 2.11 に示す。図の〇は障壁増 大層がある場合の計算値、●は障壁増大層がない場合の計算値、△は実験値[2.4]である。電圧が 低くなるとキャリア速度が小さくなり立ち下がり時間が増大する。これに加えて、障壁増大層の 存在によりさらに立ち下がり時間が増大する。実験と計算は定性的には良く一致していると言え る。障壁増大層がある場合の光吸収層内のキャリア数の変化を図2.12 に示す。正孔についてはボ テンシャル障壁が低いため時間とともに数が減少してゆく。ポテンシャル障壁が 0.58 eV と高い





図2.12 光吸収層内部のキャリア数の変化

電子については、 $V_e > 10$  V の時には降壁を越えるのに充分なエネルギーを受けるため降壁増大 層の影響は小さいが、 $V_e$ が低くなると障壁を乗り越えられず光吸収層内に留まる電子数が増加す る。 $V_e = 5$  V の場合、電子数は 25 ps 以降ほぼ一定となり本モデルでは電流が流れなくなる。し かしながら、実際にはトンネル電流が流れる。つまり、このシミュレーションでは電流の立ち下 がり時間を小さく見積ることになる。また、この解析では計算時間の創約から単発の光パルスに 対する応答を扱っているが、実験では繰返しパルスに対する応答が測定されるという違いがある。 繰返しパルスに対しては電子が蓄積し障壁増大層の電界が強くなるものと考えられる。この場合、 電子がトンネルする確率は増大する。実験と定量的に一致させるためには、繰返しパルスに対す る電子の蓄積効果およびトンネル電流を考慮した解析が今後必要となろう。

ヘテロ接合における電子の蓄積を防ぐために、InGaAs光吸収層と障壁増大層の間に傾斜層を挿入することが提案されている[2.8]-[2.10]。InGaAs MSM-PDの高速化の指針を与えるために、傾斜層の効果を理論的に解析することとする。 $L_g = 1.0 \ \mu m$ 、 $t_a = 1.0 \ \mu m$ 、 $t_b = 30 \ nm$  (In<sub>0.52</sub>Al<sub>0.48</sub>As)、 $Z_0 = 50 \ \Omega$ 、 $C_g = 20 \ fr$ 、 $V_g = 5 \ V \ b \ b \ c$ 、In<sub>0.53</sub>(Ga<sub>2</sub>Al<sub>1.4</sub>)<sub>647</sub>As 傾斜層の厚さ $t_g \ c$ 変えてシミュレーションを行った。光パルスは波長 1.3  $\mu m$ 、半値全幅 0.1 ps とした。MSM-PD の出力パルスの立ち下がり時間 り時間と半値全幅の傾斜層厚さ依存性を図 2.13 に示す。 $t_g = 200 \ nm \ c$ 境にして立ち下がり時間

- 30 -

が大きく異なっていることがわかる。光吸収層内のキャリア数の変化を図2.14に示す。正孔数の 変化は傾斜層の厚さにあまり依存しないが、傾斜層の厚きを 200 nm にすることにより電子数の 減少が速くなることがわかる。アノード電極の右端から深さ方向に見たポテンシャル分布を図 2.15 に示す。 $t_s = 50$  nm の場合には電子の障壁が存在しているが、 $t_s = 200$  nm の場合には障壁が 消滅している。ポテンシャル障壁の消滅により電子の流れが滑らかとなると言える。ポテンシャ ル障壁が消滅する傾斜層の厚さを臨界厚さと呼ぶことにする。



図2.13 立ち下がり時間と半値全幅の傾斜層厚さ依存性





GaAs MSM-PDに関して、電界一定のスケーリング則を議論した。InGaAs MSM-PDについて電 界一定条件で $L_{g}$ =0.25 µm の特性を計算した結果、立ち下がり時間はあまり改善されないことが わかった。ポテンシャル障壁が一定であるということが低電圧化の障害となっているためである。 したがって、電圧一定のスケーリング則が適している。また、電極間容量の増大を避けるため、 受光面積も小さくする必要があることが2.4.1 の結果から明らかになっている。そこで、先のバ ラメータのうち電極間隔  $L_{g}$ のみを 0.25 µm としてシミュレーションを行った。MSM-PD の出力 パルスの立ち下がり時間と半値全幅の傾斜層厚さ依存性を図2.16に、光吸収層内のキャリア数の 変化を図 2.17 に示す。 $I_{g}$ = 200 nm の場合、電子および正孔数の減少率が悪化している。ポテン シャル分布を検討した結果、このデバイスパラメータについては傾斜層の臨界厚さは約 50 nm で あった。つまり、電極間隔の微細化に対して傾斜層の臨界厚さがスケーリングされているわけで ある。臨界厚さ以上に厚くすると、キャリア流出の円滑化の効果は飽和し、走行時間の増加をも たらすこと、光吸収層内部の電界強度を低下させることから電流応答速度が遅くなる。なお、こ の解析結果では、 $I_{g}$ =0まで立ち下がり時間とパルス幅が減少しているが、図2.17にも示されて いるように電子の蓄積が起き、実際には増大する可能性がある。



## 図2.16 立ち下がり時間と半値全幅の傾斜層厚さ依存性



図 2.17 光吸収層内のキャリア数の変化 実線:電子 破線:正孔 MSM-PDの高速化には電極間隔の微細化とともに光吸収層を薄くすることが重要であることを 2.4.1 で指摘した。<sup>1621</sup>また、上の解析より傾斜層も薄くする必要があることがわかった。以上の 点を考慮すると、表2.2に示すスケーリング則がInGaAs MSM-PDの高速化に適していると考えら れる。このパラメータを用いて計算したMSM-PDの半値全幅、立ち下がり時間およびフーリエ変 換より求めた 3dB 帯域も表2.2にまとめて示した。電極間隔をクォータミクロン程度にすること により 50 GHz を越える帯域が期待できる。3dB帯域の計算値と実験値[2.6][2.58]-[2.61]の比較を 図 2.18 に示す。傾斜層の有効性が明確に示されている。 $L_{g} = 0.3 \mu m$ の実験[2.61]では傾斜層が導 入されておらず、その導入により高速化が期待できる。

表 2.2 InGaAs MSM-PD のスケーリング則、パラメータ値と特性

|                                                | Scaling law |      | Values |      |
|------------------------------------------------|-------------|------|--------|------|
| Electrode spacing $L_g$ (µm)                   | 1/α         | 2.0  | 1.0    | 0.25 |
| Barrier-enhancement layer thickness $t_b$ (nm) | 1           | 30   | 30     | 30   |
| Graded layer thickness $r_g$ (nm)              | 1/0.        | 400  | 200    | 50   |
| Absorption layer thickness $t_a$ (µm)          | 1/α         | 2.0  | 1.0    | 0.25 |
| Bias voltage $V_g$ (V)                         | 1           | 5.0  | 5.0    | 5.0  |
| Parasitic capacitance $C_g$ (fF)               | 1           | 20   | 20     | 20   |
| Load impedance $Z_0(\Omega)$                   | 1           | 50   | 50     | 50   |
| Pulse width FWHM (ps)                          |             | 11.9 | 6.0    | 3.5  |
| 90-10% fall time ty (ps)                       |             | 10.7 | 9.2    | 7.5  |
| 3-dB bandwidth $f_{3dB}$ (GHz)                 |             | 11.2 | 16.7   | 52.5 |
|                                                |             |      |        |      |



<sup>ik1</sup> 最近、Wohlmuth et al. [2.32]は電極間隔 1 µm の InGaAs MSM-PD において光吸収層を 1 µm から 0.25 µm に薄層化することにより 3 dB 帯域が 9.5 GHz から 19.1 GHz に増大することを実験的に示している。

## 2.6 まとめ

電子デバイス製造工程との整合性が比較的良く、寄生容量が小さいこと、製造方法が簡単であ ること等を特徴とする金属-半導体-金属構造プレーナ型受光デバイス(MSM-PD)の高速化設計 について述べた。最初に、理論的な研究手法として、対象とする時間精度(あるいは周波数領域) と適用すべきデバイス解析法の関係を整理し、移動度と拡散係数によりドリフト項と拡散項を近 似した電流連続式並びにボアソン方程式を二次元空間で数値解析する方法(流体モデル)とモンテ カルロ手法によりボルツマン輸送方程式を二次元空間で数値解析する方法(粒子モデル)の2つの 手法に基づく数値計算プログラムを作成した。

流体モデルを用いて GaAs MSM-PD を解析し、次の結果を得た。

 (a) 光バルス照射によりキャリア濃度が10<sup>16</sup> cm<sup>3</sup>を越える強励起状態では、発生した電子と正孔が各々反対方向に移動して空間電荷領域が形成されるためMSM-PD内部の電界強度が低下する。 フォトコンダクティビィティを計算する際には、この電界低下効果を考慮する必要がある。
 (b) 光通信で使用される弱励起状態では、電界低下効果を無視できる。

次に、粒子モデルにより GaAs MSM-PD および InGaAs MSM-PD を解析し、以下のような高速 化の指針を得た。

(c) MSM-PDの高速化のためには電極間隔とともに光吸収層の厚さと受光面積の縮小が必要である。

(d) 障壁増強層を有するInGaAs MSM-PDにおいては、障壁増強層と光吸収層の間に傾斜層を設ける必要があり、傾斜層の厚さには最適値が存在する。最適な傾斜層の厚さは電極間隔に比例する。
(e) GaAs MSM-PDにおいては電極間隔に比例して電極間電圧を下げる電界一定スケーリングで良いが、障壁増強層を有するInGaAs MSM-PDにおいては電極間電圧を一定とする電圧一定スケーリングが望ましい。

(f) 電極間隔をクォータミクロン程度にすることにより 50 GHz を越える帯域が期待できる。

## 第3章

## 受信用集積回路の高性能化設計

## 概要

超高速集積回路を実現するためには、デバイス技術、回路技術、実装技術を有機的に結合させ る必要がある。すなわち、デバイス技術としては回路の高速化に適したデバイスを開発する必要 がある。このため、デバイスの等価回路パラメータを変化させて回路シミュレーションを行うこ とにより回路の動作速度とデバイス性能の関係を把握することが一般的であった。しかしながら、 これらのパラメータの間には相関があり、相関まで厳密に押えて議論することはかなり困難なこ とである。また、集積回路チップとバッケージを独立に設計すると、実装に伴う寄生効果により 予期した特性が得られず、最悪の場合には回路が発振することもある。

本章では最初に、実装に伴う寄生効果を考慮に入れた安定性解析に基づく増幅回路とパッケージの一括設計法を明らかにする。次に、デバイスの電流利得遮断周波数あるいは最大発振周波数 を用いて受信回路のキーとなるベースパンド増幅器と識別器の最高動作速度を表すデバイス性能 指数を提案する。これらの結果をもとに、集積回路チップ間インターコネクションが高速化、低 消費電力化を阻害することを指摘するとともに、InP/InGaAsダブルへテロ接合バイボーラトラン ジスタによりモノリシック3R機能回路を試作し、2.4 Gbit/s受信回路モジュールと比較して約2 桁の低エネルギー化が可能であることを示す。 3.1 はじめに

本章では光通信用受信回路の電子回路部分に関する研究を行う。図1.3に示した中継器の等化 増幅部は高利得、広帯域な増幅器と利得制御回路から構成される。伝送符号はNRZ(Non-Returnto-Zero)でありクロック成分を持たないため、タイミング抽出回路によりクロックが再生される。 タイミング抽出回路には、微分回路、全波整流回路、共振器、リミッタ増幅器から構成される非 線形抽出方式、あるいは位相比較器、低域通過フィルタ、電圧制御発振器から構成される位相同 期ループ(PLL: Phase-Locked Loop)方式が用いられる。識別再生部にはDタイプフリップフロップ (D-F/F)が用いられる。この中でクロック用リミッタ増幅器は狭帯域特性で良く、従来のマイクロ 波増幅回路技術を活用できる。これに対して、等化増幅部には 100 kHz から伝送レート周波数の 70%までの広帯域性が要求される[3.1][3.2]。今、光送信パワーを0 dBm、中継区間を 80 km と すると、伝送路での損失により受光パワーは-16 dBm 程度となる。光ファイパ増幅器(EDFA:Er-Doped Fiber Amplifier)を用いない場合、受光デバイスの感度を 0.7 A/W とすると、1 V<sub>pp</sub>のディジ タルレベルまでに増幅するためには、等化増幅部には 90 dBQ のインピーダンス変換利得が必要 となる。<sup>モ11</sup>

第1章で述べたように、本研究に着手した当時はゲート長0.1-0.2μm線GaAs MESFETの可 能性が見え始めた段階にあり、10 Gbit/sを越える動作を実現するためには回路技術および実装技 術の研究開発が必要であった。従来の広帯域増幅器では上記MESFETを用いても必要な帯域を実 現できない。また、動作速度が高くなると、実装に付随する寄生容量あるいは寄生インダクタン スの影響が大きくなり、高利得、広帯域な増幅器モジュールを実現することがより難しくなる。 一方、結晶成長の進展に支えられてヘテロ構造デバイスのポテンシャルの高さが示されている が、将来的に電子回路の動作速度限界がどこにあるのかは明確でない。従来、デバイスの等価回 路パラメータを変化させて回路シミュレーションを行うこと(感度解析)により回路の動作速度 とデバイス性能の関係を把握することが一般的であった。しかしながら、これらのパラメータの 間には相関があり、相関まで厳密に押えて議論することはかなり困難なことである。むしろ、電 流利得遮断周波数あるいは最大発振周波数というデバイス研究者に馴染深いパラメータを用いて

回路の低エネルギー化のアプローチには、高速化とともに低電力化の方策が考えられる。従来 の受信回路はSSIから構成されたハイブリッド回路である。将来的にはSSI間のインターコネク ションが動作速度と消費電力を制限する大きな要因となる可能性があり。モノリシック集積の効 果を明らかにすることは極めて重要である。

- 37 -

回路の最高動作速度を記述する方が集積回路の高速化に寄与できるものと考えられる。

100 もちろん EDFA の使用を前提とすれば必要な利得は減少する。

以上の観点に立って本章では、受信回路用集積回路の高速化と低消費電力化の研究を行う。3.2 では 10 Gbit/s 等化増幅集積回路モジュールに関して、寄生効果を考慮に入れた安定性解析に基 づく増幅回路とパッケージの一括設計法を明らかにする。実用レベルのGaAs MESFET広帯域増 幅器等を用いて試作した等化増幅モジュールの評価により一括設計法の有効性を示す。3.3 では 10 Gbit/s 以上の高速化を目指して、受信回路の基本要素であるベースバンド増幅器および識別器 の動作速度とデバイス性能との関係を明確化する。デバイスの電流利得遮断固波数 f<sub>r</sub>および最 大発振周波数 f<sub>mis</sub> を用いてベースパンド増幅器および識別器の動作速度を記述し、回路の高速化 に即したデバイス性能指数を提案する。文献で報告されている識別器あるいは D-F/F の最高動作 速度および AlGaAs/GaAs HBT を用いて試作したベースバンド増幅器の帯域とデバイス性能との 関係より、提案したデバイス性能指数の妥当性を検証する。3.4 では3.2 と 3.3 の結果をもとに集 積回路チップ間インターコネクションが高速化、低消費電力化を阻害することを指摘するととも に、InP/InGaAs ダブルへテロ接合バイボーラトランジスタ(DHBT: Double-Heterojunction Bipolar Transistor)によりモノリシック3 R機能回路を試作し、低エネルギー化の可能性を示す。

## 3.2 10 Gbit/s 等化増幅集積回路モジュール[3.44][3.45]

3.2.1 増幅器、パッケージー括設計法

一般的に広帯域増幅器は図3.1に示すような高周波セラミックパッケージに実装されてきた。 パッケージの信号線と増幅器チップ上のパッドとはボンディングワイヤで接続されている。周波 数が高くなると、パッケージの電源線の寄生インダクタンスにより電源線インビーダンスが増加 し、増幅器チップ内の電源線を介した入出力の結合が大きくなり不安定動作を起こすことがある。



このため、増幅器チップの電源をチップ容量を介して接地することにより、高周波領域でのイン ビーダンス増加を補償している。周波数が高くなると、このような実装形態においては以下のよ うな問題が起こる。パッケージの入出力線問のアイソレーションが劣化するとともに、ボンディ ングワイヤのインダクタシスの影響により入力整合および出力整合特性が悪化する。これらは増 幅器の不安定動作(発振)の原因となる。また、電源のチップ容量とボンディングワイヤのインダ クタンスによる LC 共振のため共振周波数で利得が低下あるいは増大する。さらに、パッケージ の空洞共振周波数においては入出力線間が著しく結合し、増幅器モジュールは発振してしまう。 これらの問題は広帯域になればなるほど、あるいは高利得になればなるほど深刻なものとなる。 広帯域、高利得な増幅器モジュールを実現するためには、以上の現象をすべて考慮に入れて増 幅器とパッケージを一括して設計する必要がある。ここでは、10 GHz 領域においても上記の実 装形態が適用できるものと判断し、電源のチップ容量とボンディングワイヤのインダクタンス等 の受動デバイスを集中定数として扱い、安定性解析[3.3]に基づき等化増幅器モジュールを設計し た。設計の流れを図3.2に示す。安定性解析は、系の2ポート散乱(S: Scattering)パラメータを用 いた安定性係数K(図3.2中に示す)が1より大きければ、その系は絶対安定であるという原理に 基づくものである。図3.2中の曲線は利得 S. をパラメータとしてK=1となる入出力リターンロ ス(-S.,、-S.,)とアイソレーション(-S.,)の関係を描いたもので、この曲線より下の領域で系は絶対 安定となる。4つのパラメータに対して方程式が1つであるから、当然のことながらパラメータ を一意に決めることはできない。そこで、文献[3.3]の結果から、10GHzの領域においても入出力 リターンロスが15dB、アイソレーションが30dBを確保できるものと仮定する。この場合、増 幅器が安定に動作するためには、利得 S., は 26 dB 以下でなければならない。今、要求条件とし



図3.2 安定性解析に基づく増幅器モジュール設計の流れ

- 39 -

て等化増幅器モジュールに必要な全利得 S<sub>21</sub>を 60 dB、帯域f<sub>e</sub>を 7 GHz とすると、利得 20 dB の増 幅器 3 チップで構成し、各増幅器に必要な帯域f<sub>e</sub> は 14 GHz であることがわかる。これらの条件 のもとで増幅器 I C とパッケージを詳細設計し全ての条件が満足されれば設計終了、満たされな ければ仮定を変更して再度設計を行うこととなる。以下に、デバイス技術として GaAs MESFET を、実装技術としてセラミックパッケージを用いた具体的なモジュール設計を示す。

#### 3.2.2 デバイス技術[3.7]

デバイス特性の再現性、デバイス間特性パラッキ、信頼性等の技術成熟度の観点から、ゲート 長 0.2 μm の自己整合型 GaAs MESFET[3.4]-[3.7]を採用した。その概略断面構造を図 3.3 に示す。 ディジタル応用には対称型構造MESFETが用いられている[3.7]が、高利得性を要求されるアナロ グ回路応用として、斜めイオン注入によりドレインオフセット構造を実現しドレインコンダクタ ンスの低減を図ったものである[3.7]。主なデバイス特性を表3.1 にまとめた。抵抗はシート抵抗 150 Ω と 500 Ω の N<sup>\*</sup> および N イオン注入層で、容量は第 1 層配線 - 550 nm SiN - 第 2 層配線の MIMにより形成した。配線抵抗を低減するため第 2 層配線上には金メッキを施すことが可能であ る。また、金メッキ配線は第 2 層配線とエアーブリッジで交差するため、交差容量を低減でき、 実質的に "2.5" 層配線構造である。



図3.3 GaAs MESFETの断面構造[3.7]

#### 表3.1 主なデバイス特性[3.7]

| Parameter                           | Value     |
|-------------------------------------|-----------|
| Threshold Voltage                   | - 0.8 V   |
| Transconductance                    | 400 mS/mm |
| Drain Conductance                   | 25 mS/mm  |
| Unity-gain Current Cutoff Frequency | 40 GHz    |
| Maximum Oscillation Frequency       | 70 GHz    |
|                                     |           |

-40 -

## 3.2.3 入出力整合設計

3.2.1において、入出力反射損失(-Su、-Sy)が 15 dB 必要であるという指針を与えた。この条件 を満たすようにインターフェース設計を行う。入力インターフェースを図3.4の挿入図に示すよ うな等価回路で表現する。ここに、R\_とC\_は各々入力抵抗と入力容量、Lはポンディングワイ ヤのインダクタンス、Z\_はパッケージの伝送線路インビーダンスである。(1/ωC\_, ωL)のインビー ダンス平面で考えると、S<sub>1</sub><-15 dB を満たす領域は図中の曲線群の内側の領域となる。(C<sub>2</sub>, L)の 1つの組み合せについて見ると、周波数が変化する時、(1/ωC\_, ωL)のインビーダンス軌跡は左上 がりの直線となる。S<sub>11</sub><-15 dBとなるためには、帯域内での(1/ωC<sub>4</sub>, ωL)のインビーダンス軌跡 が曲線の内側に収まっていることが必要である。図 3.4 では、上記 MESFET に典型的な C\_=0.5 pFと、通常のボンディングで容易に実現できるL=0.5 nH について 10 GHz までのインピーダン ス軌跡を示した。この図から、Z。は50Ωよりも高めの60Ω程度が、またR。はZ。の1.4倍程度 が、製造マージンの観点から好ましいと言える。

出力インターフェースに関しては、出力容量が入力容量の1/3程度であるため、インビーダン ス軌跡は右方向にシフトすることになる。この場合には、出力抵抗をさらに高く設定すべきこと が図3.4より容易に類推できる。モジュールの外部は50Ω系であるが、50Ωと60Ωの反射量は -20 dB 以下であるため、モジュールの特性インビーダンスを 60 Ω としても問題ないものと考え られる。



図 3.4 入力整合条件

-41-

## 3.2.4 等化増幅集積回路モジュールの試作

等化増幅集積回路モジュールに用いた回路の構成を図3.5に示す。図3.5(a)の中間段増幅器は、 広帯域化を図るためにカスコードFETを用いて入力容量を低減するとともに最終段ソースフォロ アからの帰還により高周波領域で負帰還から正帰還に遷移することを利用して広帯域化を図って いる。さらに、LC回路、R<sub>x</sub>とC<sub>o</sub>の付加的な帰還により高周波領域での入力整合性の改善と低雑 音化を図っている[3.8]。この回路により、従来の並列帰還増幅器と比較して約2倍の広帯域化が 可能である。図3.5(b)の後置増幅器は1V<sub>an</sub>以上の出力振幅を得るために最終段をソース接地構 成としソースピーキングにより広帯域化を図っている。等化増幅モジュールに必要な利得制御機 能は、電圧制御可変減衰器と中間段増幅器との組み合せで実現することとした。図3.5(c)のπ型可 変減衰器[3.9]は、制御電圧を変化させた場合、常に平坦な損失一周波数特性と良好な入出力整合 特性を示すという特徴を有している[3.8]。増幅した信号を識別再生部とタイミング抽出部に送る











図3.5 等化増幅器モジュール用いた回路

ための分配回路は、図3.5(d)に示すような分岐/差動増幅の構成とし、FETを介した強い帰還に より広帯域化を図っている[3.10]。試作した回路の特性を表3.2に示す。

| Circuit                | Gain<br>Bandwidth  | Input Matching<br>Output Matching | Supply Voltage<br>Power Dissipation                             | Chip Size    |
|------------------------|--------------------|-----------------------------------|-----------------------------------------------------------------|--------------|
| Intermediate Amplifier | 17 dB<br>13 GHz    | < - 12 dB<br>< - 12 dB            | V <sub>DD</sub> = 8 V, V <sub>SS</sub> = - 3 V<br>500 mW        | 1.5 x 1.5 mm |
| Variable Attenuator    | - 424 dB<br>15 GHz | < - 8 dB<br>< - 10 dB             | $V_{GG} = +1.3 \text{ V}, \text{ V}_{GC} = \text{var.}$<br>5 mW | 1.5 x 1.5 mm |
| Post Amplifier         | 17 dB<br>11 GHz    | < - 8 dB<br>< - 10 dB             | V <sub>DD</sub> = 7 V, V <sub>SS</sub> = - 3 V<br>450 mW        | 1.5 x 1.5 mm |
| Distributor            | 0 dB<br>10 GHz     | < - 14 dB<br>< - 11 dB            | $V_{DD} = 6.5 \text{ V}, V_{SS} = -3.5 \text{ V}$<br>1350 mW    | 1.5 x 2.0 mm |

表 3.2 試作した回路の主な特性

3.2.1 および3.2.3 で得られた指針をもとに、シングルチップ版とマルチチップ版のパッケージ を試作した。それらの概観写真を図3.6 に示す。銅タングステンをベースとしたセラミックパッ ケージである。信号線は特性インビーダンス約60 Q の共平面伝送線路とした。電源のチップ容 量とボンディングワイヤのインダクタンスによるLC共振を緩和するためにパッケージの電源線 に5 Q のタンタル薄膜抵抗を蒸着で形成した。また、パッケージの空洞共振を帯域外に追い出す ために空洞のサイズを 6 x 3.5 mm とした。入出力間アイソレーションは 15 GHz まで 40 dB 以上 であった。<sup>(42)</sup> リード部分を除くシングルチップ版パッケージのサイズは 7 x 11 mm、マルチチッ プ版パッケージのサイズは 31 x 11 mmである。マルチチップ版パッケージには、1.5 x 1.5 mmチッ ブ 3 個と 2.0 x 1.5 mm チップ 1 個が搭載可能であり、各チップ間には直流カット用のチップ容量 を実装することができる。



図3.6 パッケージの機観写真

(42) 本研究以後、T. Shibata et al. [3,11]により本バッケージの空洞共振周波数が約 20 GHz であることが理論 的に明らかにされた。 試作したチップとパッケージを用いて等化増幅モジュールを構成した。その構成を実験系と含めて図3.7に示す。シングルチップ版パッケージには中間段増幅器を、マルチチップ版パッケージにはすべての回路を搭載している。Sパラメータの測定にはネットワークアナライザ(HP製)を、符号誤り率の測定にはパルスパターン発生器と符号誤り率測定器(Anritsu 製)を用いた。等化増幅 モジュールの出力には、周波数特性を平坦化するための2次低域遮断フィルタとAlGaAs/GaAs HBTを用いて製作した識別器[3.12]を接続した。測定したS<sub>21</sub>の周波数特性を図3.8に示す。15 dB から 36 dB の利得可変と9 GHz までのほぼ平坦な周波数特性が得られている。ここで、最大利 得が個々の回路の利得の和より 10 dB 程度低くなっている理由は、2次低域遮断フィルタの整合 性が悪いため減衰器(図3.7には示していない)を挿入しているためである。10 Gbit/s 疑似ランダム パターン(符号長: 2<sup>23</sup> - 1)に対するアイバターンと符号誤り率特性を図3.9に示す。良好なアイバ ターンと入力信号振幅 15 mV までのエラーフリー動作が確認できた。この等化増幅モジュール と 700 V/W の変換率を有するO/Eモジュール[3.13]との組み合せにより、-16.7 dBm の光信号を受 信できるものと考えられる。なお、等化増幅モジュール全体の消費電力は 2.8 W であった。

ここで試作した等化増幅集積回路モジュールは、Imai et al. [3.14]のタイミング抽出部、Ohhata et al. [3.15]の識別再生部、Togashi et al. [3.16]の多重化および分離部、Miyamoto et al. [3.13]の E/O およびO/E変換部とともに、Nakagawa et al. による東京唐崎と浜松間の現場環境下での実験に使 用され、安定に動作することが確認された[3.17]。この実験により10 Gbit/s 光再生中維器の実用 化の見通しが得られ、ここで提案した高利得、広帯域増幅器モジュール設計法の有効性が実証さ れた。



図3.7 等化増幅モジュールの構成と実験系

- 44 -



図 3.8 等化増幅モジュールの S., 特性





3.3 ベースバンド回路に適したデバイス性能指数[3.46]

#### 3.3.1 デバイス性能指数の導出

最初に、高速ディジタル回路の基本となる D-F/F の最高動作速度について議論する。高速ディ ジタル回路は、高速動作に適したバイボーラエミッタ結合論理(ECL: Emitter-Coupled Logic)ある いはソース結合 FET 論理(SCFL: Source-Coupled FET Logic)が主流である。最初にECL、次に SCFL について最高動作速度の近似式を導出する。

Tien[3.18]の式を拡張すると、ECLインバータの伝搬遅延時間は次式で与えられる。

$$t_{pd} = \tau_f + R_B C_D + R_B C_{BC} \left( 2 + \frac{R_L}{r_D} \right) + R_L C_{BC} \left( 2 + \frac{r_D}{R_L} \right) + R_L C_{BCex} \left( 2 + \frac{r_D}{R_L} \right)$$
(3.1)

ここで、 $\tau_{f}$ は電子走行時間、 $R_{g}$ はベース抵抗、 $R_{L}$ は負荷抵抗、 $r_{b}$ は微分エミッタ抵抗、 $C_{bc}$ は 内部ベースーコレクタ間容量、 $C_{bc\alpha}$ は外部ベースーコレクタ間容量、 $C_{c}$ は拡散容量である。付 表B1(付録B.1)に示した例においては、この近似式は2%の精度で回路シミュレーション結果と 一致している。

ここで、論理振幅  $V_{sw}$  (=  $I_c R_L$ )が一定という条件のもとで式(3.1)はある最小値を持ち、次式で近似できる(付録 B.1)。

$$pd(\min) = \frac{1}{2\pi} \left( \frac{1}{f_T} + \sqrt{\frac{2V_{SW}}{0.15}} \frac{1}{f_{\max}} \right) + \left( 2 + \frac{V_{SW}}{0.15} \right) R_B C_{BC}$$
(3.2)

基本インパータの遅延時間とD-F/Fの最高動作速度の間には一定の関係があると考えられる。 したがって、D-F/Fの最高動作速度は次式により表現できる。

$$f_{c\,\max} \approx \alpha \left\{ \frac{1}{f_T} + \sqrt{\frac{2V_{SW}}{0.15}} \frac{1}{f_{\max}} + \left(2 + \frac{V_{SW}}{0.15}\right) \frac{f_T}{4f_{\max}^2} \right\}^{-1}$$
 (3.3)

パラメータαはD-FFの回路構成に依存するものであるが、総括的に議論するために一般的に用 いられているD-F/Fについて考える。Ichino[3.12]によれば、AlGaAs/GaAs HBTを用いたトグルフ リップフロップ(T-F/F)の最高動作周波数は基本インバータの遅延時間の 3.5 倍の逆数で近似でき、 D-F/Fの最高動作速度とT-F/Fの最高動作周波数の比は1:1.3 である。したがって、式(3.3)のパラ メータαは 1.38 と見積もられる。

次に、SCFLインバータについて同様の手続きを採る(付録 B.2)。SCFL インバータの遅延時間 は式(3.4)と式(3.5)の和で与えられる[3.47]。

- 46 -

- 45 -

$$D_{CS} = \left[ -\frac{dA(s)/ds}{A(s)} \right]_{s=0}$$
  
=  $\frac{C_{gd(C)}}{g_{m(C)}} + \frac{R_L(C_{gd(C)} + C_{ds}) + R_L R_g g_{m(C)} C_{gd(C)}}{1 + R_L g_{ds}} + R_g (C_{gs(C)} + C_{gd(C)})$  (3.4)

$$D_{SF} = \left[ -\frac{dB(s)/ds}{B(s)} \right]_{s=0}$$
  
=  $C_{gd(F)}(R_L + R_g) + C_{gs(F)}[R_L + R_g + \frac{1 - g_{m(F)}(R_L + R_g)}{g_{m(F)} + g_{ds} + \frac{1}{R_g}} - \frac{1}{g_{m(F)}}] + \frac{C_L + C_{ds}}{g_{m(F)} + g_{ds} + \frac{1}{R_g}}$  (3.5)

ここで、 $g_m$ は相互コンダクタシス、 $g_{ab}$ はドレインコンダクタンス、 $R_L$ は負荷抵抗、 $R_L$ はゲート 抵抗、 $R_S$ はソースフォロア抵抗、 $C_{ab}$ はソースーゲート間容量、 $C_{ab}$ はソースードレイン間容量、  $C_{ab}$ はソースードレイン間容量、 $C_L$ は負荷容量である(付図 B1 参照)。また、添字(C)と(F)を付与 したパラメータはパイアス依存性を有しており、付録B.2に示すように動作電圧範囲の平均値で 近似する。付表 B2(付録 B.2)に示した例においては、近似式は7%の精度で実験値と一致してい る。今、電流スイッチとソースフォロアの容量が同一であるとし、負荷容量 $C_L$ 、ソースードレイ ン間容量 $C_{ab}$ 、ドレインコンダクタンス  $g_{ab}$ を無視すると、インバータの遅延時間は次式により近 似できる。

$$t_{pd} = R_g C_{gs} + R_g C_{gd} \left( 2 + A_v \right) + R_L C_{gd} \left( 2 + \frac{1}{A_v} \right)$$
(3.6)

ここで、 $A_{\mu}$ はイシバータの電圧利得である。この式はECLに対する式(3.1)の最初と最後の項を除いたものと同一形式である。ここで、パイポーラトランジスタとFETの違いは、前者では拡散容量  $C_{\mu}$ が電流に比例するのに対して、後者では $C_{\mu}$ が飽和特性を持つことである。このことから、ECLでは遅延時間最小となる負荷抵抗が存在するのに対して、SCFLでは負荷抵抗が小さいほど 遅延時間は小さくなる。つまり、ECLに対する上記の取扱いができないことになる。そこで、 $R_{\mu}$ 、 $C_{\mu}$ 、 $g_{\mu}$ が無視できるほど小さいとして、つまり  $f_{max}$  が $f_{T}$ に対して充分大きいものとして、式(3.4)(3.5)を変形すると次式が得られる。

47 -

$$t_{pd} = \frac{C_{gs}}{g_m} + \left(2 + A_v\right) \frac{C_{gd}}{g_m} + 2R_L C_{gd}$$
(3.7)

 $A_{t}^{-}g_{m}R_{t}$ を用いると、

$$t_{pd} \approx \frac{C_{gs}}{g_m} + (2 + 3A_v) \frac{C_{gd}}{g_m} \propto \frac{C_{g0}}{g_m} \propto \frac{1}{f_T}$$
(3.8)

したがって、SCFL D-F/Fの最高動作速度は次のようになる。

$$f_{c \max} = \beta f_T \tag{3.9}$$

ここで、付表 B2(付録 B.2)に示した MESFET の f<sub>r</sub> は 50 GHz であるから、インバータ遅延時間 f<sub>pt</sub> と f<sub>r</sub> との関係は

$$t_{pd} = \frac{0.91}{f_T}$$
(3.10)

ECLに対するインパータ遅延時間とD-F/F最高動作速度との関係がSCFLについても成り立つも のとすれば、式(3.9)のβは0.24となる。

次に、受信回路中の基本回路であるペースバンド増幅器について考える。帰還増幅器の帯域は 帰還なしの場合の帯域と一定の関係にあるから、ECLインバータに対する式(3.3)と等価な次式で 表現できる。(43)

$$f_{3dB} \approx \alpha_{dmp} \left\{ \frac{1}{f_T} + \sqrt{2A_v} \frac{1}{f_{max}} + (2 + A_v) \frac{f_T}{4f_{max}^2} \right\}^{-1}$$
(3.11)

同様に、FET帰還増幅器の帯域は次式で与えられる。

(3.12)

## 3.3.2 実験との比較

 $f_{3dB} = \beta_{amp} f_T$ 

文献[3.23][3.24]で報告されているD-F/F(あるいは識別器)の最高動作速度の実験値と導出したデ パイス性能指数との比較を行った結果を図 3.10 に示す。 論理振幅 V<sub>sw</sub> = 0.5 V を仮定した式(3.3) と式(3.9)の右辺で横軸を、実験値で縦軸をブロットしており、直線に近いほど、デバイス性能指 数の近似度が良いことを示す。報告により回路構成、論理振幅、負荷抵抗値が異なる可能性があ ることを考慮すると、比較的良い近似であると考えられる。 lchino *et al.* [3.23]の指摘のように、 GaAs HBTと比較してシリコンバイポーラトランジスタの方が同一デバイス性能でも最高動作速

<sup>(E)</sup>式(3.3)の V<sub>sw</sub>/0.15 を電圧利得A。で置き換えれば良い。

度が大きい理由は、前者では、通常の回路構成が用いられ、論理振幅が0.5 V 程度であるのに対 して、後者では、高速化に有利な2段エミッタフォロア構成を用いている例が多いこと、抵抗と トランジスタサイズの最適がなされていること[3.25]、論理振幅が小さいことによるものと考えら れる。なお、図中にaで示したデータの動作速度は市販測定器の測定限界により制限されている 可能性もある。



図3.10 デバイス性能指数とD-F/F(あるいは識別器)の最高動作速度実験値との相関

ペースパシド増幅器に対するデバイス性能指数は、文献[3.23][3.26]-[3.29]で報告されている帯 域、ならびにAlGaAs/GaAs HBTの一種であるロンチャ付き弾道輸送トランジスタ(L-BCT: <u>B</u>allistic <u>Collection Transistor with Launcher</u>)[3.30]を用いた実験により検証を行った。実験には3種類のデ バイス(A、B、C)[3.19][3.31][3.32]を用いた。各デバイスの層構成を付表 B3(付録 B.3)に示す。測 定は帯域65 GHzの RF プローブ(Cascade Microtech 製)と50 GHzのネットワークアナライザ(HP 製)を用いてオンウェハで行った。デバイスCにおいて、 $f_{T}$ =100 GHz、 $f_{max}$ =192 GHzの優れた特 性が得られた。設計試作したペースパンド増幅器の回路構成を図3.11 に示す。この回路は図3.5 (d)と同様にトランジスタQ<sub>3</sub>と抵抗 $R_{p2}$ を介した負婦還により広帯域化を図ったものである[3.10]。 通常の増幅段ではペースーコレクタ間容量 $C_{gc}$ が利得倍されて入力側から見える(ミラー効果)が、 この回路では帰還作用により $C_{gc}$ がそのまま見えることになる[3.10]。このため、通常の帰還増幅 器と比較して約2 倍の広帯域化が可能である。ペースパンド増幅器の特性の一例を図3.12に示す。  $S_{21}$ 利得は 16.8 dB、3dB 帯域は40 GHzと広帯域化を達成でき、入出力整合特性も良好である。20 GHz 付近の過剰ビーキングの原因は、次節にて議論する。





図3.11 デバイスBとCを用いて試作したベースパンド増幅器の回路構成とチップ写真



図3.12 デバイスCのSバラメータの周波数特性

本実験および文献[3.23][3.26]-[3.29]で報告されている 15 dB 以上の $S_{21}$ 利得を有するベースパン ド増幅器の帯域とデバイス性能指数との関係を図 3.13 に示す。式(3.11)( $\alpha_{amp}$  = 2.24、 $A_v$  = 10)と式 (3.12)( $\beta_{amp}$  = 0.39)の右辺を横軸に、帯域を縦軸にしてプロットしている。比較的良好な相関関係 が得られている。係数 $\alpha_{amp}$ 、 $\beta_{amp}$ は回路構成に依存し、回路の良し悪しを計る目安であるとも言 える。図 3.13では他のデバイスについて報告されているベースパンド増幅器の中で広帯域化に適 した構成のものを示している。



以上の実験との比較から、提案したデバイス性能指数がベースパンド回路の動作速度を比較的 精度良く表せることがわかった。そこで、上記のデバイス性能指数を用いて、将来のベースパン ド回路の性能を予測してみる。式(3.3)と式(3.11)の左辺、つまりパイポーラトランジスタを用いた D-F/Fの最高動作速度とベースパンド増幅器の帯域をパラメータとして、これらを実現するのに 必要な $f_r \ge f_{max}$ を計算したものを図3.14 と図3.15に示す。図では( $f_r$ 、 $f_{max}$ )平面の等高線で表し ている。同図には文献で報告されているHBTの性能も合わせて示した。デバイス性能の向上によ り 100 Gbit/s あるいは 100 GHz を実現できる可能性がある。

一方、式(3.9)と式(3.12)から、100 Gbit/s D-F/F あるいは 100 GHz ベースパンド増幅器を実現するためには、各々、 $f_r = 410$  GHz、 $f_r = 260$  GHz のFETが必要となると予測される。これらのデバイス性能はヘテロ構造 FET の極限性能に近いものと思われる。







3.4 モノリシック集積化による低エネルギー化

## 3.4.1 集積化の重要性

前節で 100 Gbit/s 級のベースバンド増幅器とD-F/Fの実現も将来不可能ではないことを示した。 しかしながら、これらの集積回路と受光デバイスから受信回路を構成するためには、実装上の課 題を克服しなければならない。ここでは、この課題について議論する。

3.2で示した安定性解析をもとにS<sub>21</sub>利得が20dBの増幅器が安定に動作するために必要なチッ プ接続部インダクタンスと増幅器入力容量を計算した結果を図3.16に示す。100 GHz級の増幅器 モジュールを実現するためには、10 fF 程度の入力容量と数10 pH 程度のチップ接続部インダク タンスが要求される。半絶縁性基板を用いた化合物半導体集積回路のボンディングパッドの容量 は15 fF 程度である。したがって、現状の微小パンプ技術を用いたとしても実現不可能と考えら れる。高度な実装技術を開発する、あるいは受信回路と分離回路(DEMUX)を集積化し、高速信号 を光で入力し容易に扱える速度までDEMUXして電気で出力する構成等の研究を行う必要があろ う。

以上のような技術により 100 Gbit/s 受信回路が実現できたとすると、現状の受信回路と比較し て約2桁の低エネルギー化が達成されることになる。低エネルギー化の別のアプローチは低消費 電力化である。3.3 に示した等化増幅集積回路モジュールを適用した 10 Gbit/s 受信回路モジュー ルの消費電力は 14 W であるが[3.33]、全体の消費電力に対してチップ間の 50 Ω 伝送線路インター フェースに必要な消費電力の比率が大きい。増幅器では入出力回路の消費電力を切り分けること





は難しいが、10 Gbit/s 級ディジタル IC の内部回路の消費電力はチップ全体の消費電力の 1/10 程 度であり[3:34] [3:35]、電力のほとんどは入出力インターフェース回路で消費されている。低消費 電力化の方策として受信回路の1チップ集積化が最も効果的であると考えられる。

集積化の効果は低消費電力化に留まらない。式(3.2)から明確なようにパイポーラトランジスタ によるインパータの遅延時間は論理振幅が大きいほど大きくなる。内部回路の振幅より大きな振 幅を出力する必要のある出力ドライバで回路の動作速度が決まることがある。集積化によりその 速度制限要因が解消され、高速化にも有利である。さらに、部品コスト、サイズ、信頼性の観点 からも集積化が有利であることは、いままでのLSIの高集積化の歴史が物語っているところであ る。

## 3.4.2 InP/InGaAs DHBT を用いた3 R 機能回路[3.51]

前節で用いた AlGaAs/GaAs HBT に対して、InP/InGaAs HBT は(1)電子速度が大きい、(2) ベー スーエミッタ間オン電圧が低いという利点を有している。これらの特徴は回路の高速化、低電力 化を達成するために適している。通常の InP/InGaAs HBT の欠点はコレクタ耐圧が低いことであ るが、InGaAsとInPから成るコンポジットコレクタを採用することによりコレクタ耐圧を上げる ことが可能である[3.36]。また、前節ではエミッタ電極幅が 2.2 μm の HBT を用い、トラジスタ 当たり 5 mA 程度の電流を消費していたが、消費電力で規定される集積密度限界を緩和するため には低電流化が必要となる。バイポーラトランジスタのf<sub>7</sub> と f<sub>mat</sub> は電流密度で決まるため、エ ミッタの微細化により低電流化が可能である。トランジスタの微細化はシリコンパイポーラトラ ンジスタで採られてきた低エネルギー化の指導原理であり、化合物半導体HBTにも当てはまるも のと考えられる。ここでは、主としてエミッタ電極幅が 1.2 μm の HBT を用いた。 InP/InGaAs ダブルヘテロ接合パイポーラトランジスタ(DHBT: Double-Heterojunction Bipolar Transistor)集積回路の断面概略図を図3.17に示す[3.37]。DHBTのパッシベーションとメサの平坦 化のためにBCB(Benzocyclobutene)膜を用いた。配線はTi/Pt/Auの2層配線とし、層間容量を低減 するために厚さ1 $\mu$ mのボリイミドを層間膜として用いた。抵抗はシート抵抗90 $\Omega$ のNiCr薄膜、 容量は第1層配線-300 nm SiO<sub>2</sub>-第2層配線のMIMにより構成している。試作したDHBTのエ ビタキシャル層構成を表3.3に示す。2インチ半絶縁性InP基板上に有機金属気相成長法(MOCVD: Metal-Organic Chemical Vapor Deposition)法により成長されたものである[3.37]。Chau et al. [3.38] が指摘しているように、InGaAsの熱伝導率がInPと比較して約1桁低いことに起因してInGaAsサ プコレクタを用いた場合の接合温度はInPサプコレクタを用いた場合と比較して約50-100°C



#### 図 3.17 InP/InGaAs DHBT 集積回路の断面構造[3.37]

#### 表3.3 InP/InGaAs DHBTの層構成[3.37]

| Layer        | Material                                     | Thickness (nm) |
|--------------|----------------------------------------------|----------------|
| Emitter Cap  | n*- InGaAs                                   | 70             |
|              | N <sup>+</sup> - InP                         | 30             |
| Emitter      | N - InP                                      | 70             |
| Spacer       | ud - InGaAs                                  | 5              |
| Base         | $p^+$ - In <sub>x</sub> Ga <sub>1-x</sub> As | 45             |
| Collector    | ud - InGaAs                                  | 300            |
|              | N - InP                                      | 20             |
|              | N - InP                                      | 100            |
| Subcollector | N <sup>+</sup> - InP                         | - 30           |
|              | n <sup>+</sup> - InGaAs                      | 20             |
|              | N <sup>+</sup> - InP                         | 430            |
| Buffer       | ud - InGaAs                                  | 20             |
|              | ud - InP                                     | 100            |

- 54 -

上昇し、RF特性、コレクタ耐圧、および素子寿命を低下させるため実用上問題となる。そこで、 サブコレクタを N-InPとした。また、第5章で述べるように、電子のコレクタ走行時間の短縮、 コレクタ耐圧、および高速pin-PDを同時に実現できるコレクタ構造[3.39]とし、回路の高速化に 最適なコレクタの厚さを採用した。電子のベース走行時間の短縮とベースコンタクト抵抗を低濾 するため、ベース層の厚さを45 nmとし、コレクタ界面からスペーサ層界面に向かって In 組成を 53%から47%に変化させた傾斜ベースとした[3.40]。前節のAlGaAs/GaAsL-BCTと同様に自己 整合技術[3.19]を用い、InP/InGaAs HBTの微細化に適した六角形状エミッタ[3.41]を採用している。 エミッタ電極幅が1.2 μm、電極面積が6 μm<sup>2</sup>のHBTにおいて、コレクタ電流が7.7 mAの時、 f.=182.6 GHz, f.== 228.8 GHz が得られ、エミッタ電極幅が 2 µm、電極面積が 20 µm<sup>2</sup>の HBT に おいて、コレクタ電流が19.8 mAの時、f=182 GHz、f\_=187.5 GHz が得られた。これらの値 は AlGaAs/GaAs L-BCT の性能を上回るものであり、InP/InGaAs HBT の優位性が示されている。 設計および試作した3R機能回路の構成を図3.18に示す。回路は前置増幅器、自動オフセット 調整回路(AOC: Automatic Offset Controller)、後置増幅器、PLL によるタイミング抽出回路、識別 器、出力ドライバから構成されている[3.42]。安定動作を得るため回路は差動構成とした。前置増 幅器は通常のトランスインピーダンス型、後置増幅器はカスコード型とした。自動オフセット調 整回路は、入力信号レベルが変化した時に入力に帰還をかけて差動出力の中心レベルが一致する ようにするための回路である。PLLによるタイミング抽出回路は、90°遅延回路、位相比較器、 低域通過フィルタ(LPF: Low-Pass Filter)、電圧制御発振器(VCO: Voltage-Controlled Oscillator)から 構成され、非線形抽出方式と比較すると集積化に適した方式である[3.42]。出力ドライバ以外の部 分にはエミッタ電極幅1.2 um、エミッタ電極面積6 um2のDHBTを用い、コレクタ電流を0.3 か ら3.5mAとして低電流化を図った。出力ドライバにはエミッタ電極幅2µm、エミッタ電極面積 20 µm<sup>2</sup>の DHBT を用いた。



図3.18 3 R 機能回路の構成

寄生成分の小さな高性能HBTを用いた回路の設計においては、デバイス問配線に伴う寄生効果 を考慮する必要がある。今、図3.19の挿入図に示すようにエミッタと直列に寄生インダクタンス L。が付加された場合を考える。このL。は配線に起因するもので、本3R機能回路で用いた4µm 配線では約1pH/µmと推定される。3.3.1に示したTien[3.18]の手法でインバータの遅延時間式を 導出すると、L<sub>x</sub>がない場合と比較してL<sub>4</sub>(1/g\_+R<sub>cs</sub>)だけ遅延が増加することが示される。回路シ ミュレータにより計算した過剰遅延時間のL,依存性を図3.19に示す。この過剰遅延時間を考慮し ないと帰還増幅器のループ遅延が予期した以上のものとなり図3.12に示したような利得のビーキ ング特性を示すようになる。これにより波形歪を生じアイパターン劣化を引き起こす。厳密に言 えばレイアウトパターンから寄生成分を抽出しバックアノテーションを行う必要があるが、設計 ツールの制限から、ここでは平均的な隣接デバイス間配線を含めてトランジスタと看做し、配線 に起因する過剰遅延を回路シミュレータ(HSPICE)のトランジスタパラメータ過剰位相推移 ptfに より表現することとした。なお、微細化、低電流化されたトランジスタでは低電力化とともに、 (1/g\_+Ree)が大きくなり過剰遅延が短くなるという利点があることに注意されたい。また、配線長 の長いブロック間配線を伝送線路モデルとして扱った。VCOの発振周波数の設計値は 19 から 21 GHz、PLLのロックレンジの設計値は 350 MHz であった。試作した3R機能回路のチップ写真 を図3.20に示す。190の能動素子を含み、チップサイズは1.6x1.6mmである。

測定はオンウェハで行った。パルスパターン発生器(Anritsu製)からの 10 Gbit/s 疑似ランダム信号(符号長: 2<sup>7</sup>-1)を 20 Gbit/s MUX(NEL 製)により多重化し可変減衰器を介して 3 R機能回路からの出力は 10 Gbit/s の識別器(NEL 製)により分離し符号誤り率測定器 (Anritsu 製)に入力した。 3 R機能回路からの 20 Gbit/s 信号および DEMUX された 10 Gbit/s 信号 のアイパターンを図3.21に示す。入力ダイナミックレンジ 13 dB に渡ってエラーフリー動作を確



図3.19 寄生インダクタンスと過剰遅延の関係

- 55 -

認した。電源電圧  $V_{zz} = -5$  V の時、消費電力は 0.6 W であった。タイミングジッタ特性は必ずし も同一ではないが、10 Gbit/s 受信回路モジュール[3.33]と比較して約 1/40、2.4 Gbit/s 受信回路モ ジュール[3.43]と比較して約 2 桁の低エネルギー化の可能性が示された。後者のモジュールと本回 路を比較すると、使用しているデバイスの $f_T \geq f_{max}$ の向上により速度性能が約 1 桁向上し、モノ リシック集積化により消費電力が約 1 桁低減している。

以上の結果から、微細化されたInP/InGaAs DHBT による3 R 機能回路のモノリシック集積化が 低エネルギー化に有効であることが実証された。



図 3.20 3 R 機能回路のチップ写真



図 3.21 3 R 機能回路の出力アイパターン 横軸: 20 ps/div 上段: 3 R 機能回路の出力 (0.4 V/div) 平段: DEMUX された波形 (1.0 V/div)

- 57 -

## 3.5 まとめ

受信回路のうち電子デバイスにより構成される集積回路の高性能化について議論した。

最初に受信回路を構成する回路に対する要求性能を概観し、10 Gbit/s 増幅器モジュールを実現 するために開発した技術を示した。ここでは、実装に付随する寄生容量および寄生インダクタン スを考慮に入れた安定性解析に基づく増幅回路とバッケージの一括設計法を明らかにした。GaAs MESFETによる広帯域増幅器、電圧制御可変減衰器、分配回路を開発したセラミックパッケージ に実装して等化増幅モジュールを試作し、10 Gbit/s、最小入力振幅 15 mV の特性を得た。この等 化増幅モジュールはNTTによる現場環境下での光伝送実験に使用され安定に動作することが確 認された。これにより、10 GHz 帯域の増幅器、パッケージー括設計法が確立された。

次に、10 Gbit/s 以上の高速化を目指して、受信回路の基本回路であるペースパンド増幅器およ び識別器の動作速度とデバイス性能(電流利得遮断周波数と最大発振周波数)との関係を明確化し た。文献で報告されている識別器あるいは D タイプフリップフロップの最高動作速度および AlGaAs/GaAsへテロ接合バイポーラトランジスタを用いて試作したペースパンド増幅器の帯域と デバイス性能との関係より、提案したデバイス性能指数の妥当性を検証した。これにより、与え られた回路の動作速度を達成するために必要なデバイス性能指数を推定する簡便な方法が得られ た。

最後に、低エネルギーな受信回路の実現を目指すためには高速化とともにモノリシック集積化 による低消費電力化が必要であることを指摘した。高速化、低電力化に適したInP/InGaAs ダブル ヘテロ接合バイボーラトランジスタを用いて、前置増幅器、自動オフセット調整回路、後置増幅 器、位相同期ループによるタイミング抽出回路、識別器から構成された3R機能回路を試作し、 10 Gbit/s 受信回路モジュールと比較して約1/40、2.4 Gbit/s 受信回路モジュールと比較して約2 桁の低エネルギー化が可能であることを示した。後者のモジュールと本回路を比較すると、使用 しているデバイスのf<sub>r</sub>とf<sub>mat</sub>の向上により速度性能が約1桁向上し、モノリシック集積化により 消費電力が約1桁低減している。

- 58 -

## 第4章

# 光電子混在回路シミュレーション手法

## 概要

LSIの設計にCAD(Computer-Aided Design)ツールを用いることは当たり前のこととなってい る。これに対して、光デバイス、光回路のCADは技術の習熟度が電子デバイスと比較して低い ことと集積規模が小さいこと等から電子デバイスのCADほどには発展していない。光通信シス テム、さらには一般的な光電子融合システムを詳細に設計するためには、光デバイスと電子デ バイスを一括してシミュレーションする必要がある。

本章は、SPICEに代表される電子回路シミュレータに相当する汎用的な光電子混在回路シ ミュレータを提供することを目的としている。受光回路の感度特性を厳密に求めるために、電 子デバイスの時間領域雑音源を含むデバイスモデルを提案し、光デバイスとともに市販の混合 モードシミュレータにユーザ定義モデルとしてインプリメントする。半尊体レーザの応答、受 光回路の感度特性等の実験と計算との比較により、提案したモデルの検証を行う。 4.1 はじめに

光通信システムの設計においては、半導体レーザ、光ファイバ、受光デバイス、再生中継器等 を各々一つのモデルで表現して全体をシミュレートするマクロレベルの設計法[4.1]を用いること が一般的である。このような設計法は、システム性能に対する部品性能の影響の把握あるいはシ ステム最適設計という点で有効なものである。一方、デバイスをより詳細にモデル化した設計手 法について見ると、動作機構を反映した電流源、抵抗、容量によりトランジスタ等の能動デバイ スを表現して電子回路をシミュレーションする方法が従来から用いられてきた。これに対して光 デバイスのシミュレーションは、技術の習熟度が電子デバイスと比較して低いことあるいは集積 規模が小さいこと等の理由から電子回路のシミュレーションほどには発展していない。すなわち、 電子デバイスのデバイスシミュレーションに対応する半導体レーザ、光導波路のシミュレーショ ンあるいは第2章で述べた受光デバイスのシミュレーションは活発に行われているが、回路レベ ルのシミュレーションの報告は少ない。特定の課題に対するアプローチとして、半導体レーザを 直接変調した時に生する波長チャーピングとファイバ波長分散の光伝送に及ぼす影響の解析[4.2] あるいは多モード半導体レーザにおけるモード分配雑音の影響の解析[4.3]のようなレート方程式 の数値計算が挙げられる。

光通信システムを詳細に設計するためには、光デバイスと電子デバイスを一括してシミュレー ションする必要がある。さらに、光電子融合システムは将来、光通信だけでなく種々の領域に浸 透してゆくものと期待されている。光電子融合システムの設計には光電子混在回路シミュレータ が必須となろう。光電子混在回路シミュレーションの一つの試みとして、半導体レーザのレート 方程式を電流源、抵抗、容量により等価的に表現して回路シミュレータ(SPICE)によりシミュレー トする方法が提案されている[4.4]-[4.6]。このような試みをさらに発展させ、汎用的な光電子混在 回路シミュレータを構築する必要がある。

光伝送系の性能はデバイスの雑音に大きく依存する。半導体レーザを直接強度変調した場合の 立ち上がり時刻の揺らぎ(タイミングジッタ)により符号誤り率が劣化する[4.7]。また、受光回路 の感度は等価入力雑音電流により決定される[4.8]。半導体レーザのタイミングジッタはランジュ パン雑音源を含むレート方程式解析[4.9]により実験を良く説明できることが知られている[4.10] [4.11]。受光回路は主に小信号雑音解析により設計されているが、受光感度がデバイス雑音と符号 開干渉<sup>10</sup>の複合効果により決まる場合には大信号解析が必要となる。つまり、光伝送系を厳密 にシミュレートためには、雑音源を含むデバイスモデルを用いた大信号過渡解析が必要となる。 以上の課題を解決するため、電子デバイスについて時間領域雑音源を含むデバイスモデルを考

- 60 -

…波形のリンギング等による隣接ビットへの影響を符号間干渉と呼ぶ。

案し<sup>達カ</sup>、市販の混合モードシミュレータにユーザ定義モデルとしてインプリメントする。4.2で はデバイスモデルについて述べ、4.3では実験と計算の比較によりモデルの妥当性を検証する。

## 4.2 デバイスモデル

光中継器を構成する半導体デバイスとしてのレーザダイオード、受光デバイス、MESFET、 HFET、バイボーラトランジスタおよび抵抗のモデル、光伝送路としての光ファイバのモデル等に ついて示す。

4.2.1 レーザダイオード

レーザダイオードの電気的特性および発光特性はランジュバン雑音源を含むレート方程式[4.4] [4.5][4.9]により記述でき、等価回路表現すると図4.1のようになる。この等価回路のうち、電子お よび光子の雑音を表わす電流源 I<sub>mc</sub>と I<sub>nc</sub> ならびに寄生抵抗 R<sub>s</sub>の熱雑音電流源 I<sub>mc</sub> を除いた部分は 文献[4.4][4.5]と同一である。レート方程式は次の通りである。

$$I + I_{nrr} = I_1 + bI_1^2 + \tau_{nr} \frac{dI_1}{dt} + \frac{dQ_s}{dt} + I_g + I_{nn}$$
(4.1)

$$_{g} + I_{sp} = \frac{S_n}{R_p} + C_p \frac{dS_n}{dt} + I_{ns}$$

$$\tag{4.2}$$

記号の意味を付録C.1に示す。ここで、寄生抵抗R,の熱雑音電流源1, を次式で表現する。







ただし、r、は正規乱数である。

規格化された光子密度が図 4.1 の右端の "ノード間電圧" として得られる。光子密度 S(t) と出 力光パワー W(t) との関係は次の通りである。

$$W(t) = \frac{\eta_{td} v_a S(t) h v}{2 \Gamma \tau_p} \tag{4.4}$$

ここで、η<sub>id</sub>は微分量子効率、V<sub>a</sub>は活性領域の体積、Γは光閉じ込め係数、τ<sub>p</sub>は光子寿命である。 レーザダイオードを直接強度変調する場合にはチャービングを考慮する必要がある。光の位相 は次の微分方程式により記述される[4.2]。

$$\frac{d\phi}{dt} = \frac{\alpha}{2} \left[ \Gamma v_g a_g (n - n_{th}) - \frac{1}{\tau_p} \right]$$
(4.5)

ここに、 $\alpha$ は線幅増大係数、 $v_e$ は群速度、 $a_e$ は利得係数、 $n_h$ は利得が正になる電子密度である。

## 4.2.2 受光デバイス

受光デバイスとして MSM-PDと pin-PDを扱うこととする。その等価回路を図4.2に示す。第2 章で示したように、光通信に使用される場合には受光パワーが小さいため、空間電荷領域の形成 効果を考慮しなくても良い近似が得られる。ここでは、その効果を無視することとする。電流源 1<sub>w</sub>は暗電流 1<sub>baa</sub> と光電流の和であり、次式で与えられる。

$$I_{pd} = I_{dark} + \frac{q}{l} \left( N v_n + P v_p \right)$$

$$\tag{4.6}$$

ここで、NおよびPは電子と正孔の総数、v<sub>n</sub>とv<sub>p</sub>は電子および正孔の速度である(付録C.2)。寄 生抵抗の熱雑音電流は式(4.3)により与えられ、ショット雑音 I<sub>ned</sub> は次式により与えられるものと する。

- 62 -

$$q_{pd} = \sqrt{\frac{2qI_{pd}}{\Delta t}}r_p \tag{4.7}$$

ここで、r。は正規乱数である。

## 4.2.3 MESFET および HFET

MESFETとHFETの等価回路を図4.3に示す。ドレイン電流およびゲート容量モデルとして、 MESFETについてはCurticeモデル[4.14]を、HFETについてはYeager-Duttonモデル[4.15]を基本と して、時間領域雑音電流源を付加している。寄生抵抗の熱維音とゲート電流のショット雑音に関 する表式は、各々、式(4.3)と式(4.7)と同様である。ドレイン電流の雑音電流は次式で与えられる。

$$I_{nds} = \sqrt{\frac{8k_B Tg_m}{3\Delta t}} r_d$$

ここで、8点は相互コンダクタンス、r。は正規乱数である。



4.2.4 バイポーラトランジスタ、ダイオードおよび抵抗

帰還増幅器の設計においては相互コンダクタンスの位相遅れを考慮することが重要である。こ こでは、位相遅れを考慮したChen[4.16]のモデルに時間領域雑音電流源を付加している。また、従 来のダイオードおよび抵抗モデルにも時間領域雑音電流源を追加する。

4.2.5 光ファイバ

光ファイバへの入力光電界と出力光電界の関係は次の畳み込み積分で記述される[4.2]。

 $E_{out}(t) = E_{in}(t) * h_f(t)$ 

(4.9)

(4.8)

ここに、h,(1)は光ファイバのインパルス応答であり、次式で与えられる。
$$h_{f}(t) = \eta_{\sqrt{\frac{c}{2\lambda^{2}DL}}} (1-j) \exp\left(-j\pi \frac{c}{2\lambda^{2}DL} t^{2}\right)$$
(4.10)

ただし、cは光速、λは波長、Dは波長分散パラメータ、Lはファイバ長、ηは伝搬損失と結合 損失を含めた係数である。

4.2.6 光変調器

ここでは簡単のため次式により強度変調のみをモデル化する。

$$P_{out}(t) = \eta_{EM} P_{ar}(t) \sin^2 \left[ \frac{\pi V(t)}{2V_{\pi}} \right]$$
(4.11)

ここに、Jru は結合損失等を表す係数、V(1)は印加電圧、V。は半波長電圧である。

4.2.7 バルスパターン発生器

バルスパターン発生器(PPG)のモデルは提似ランダムパターン発生部とRC低域通過フィルタより構成する。

4.2.8 シミュレータへのインプリメント

以上述べたような新しいデバイスモデルを用いてシミュレーションを行う方法として考えられ ることは、これらのモデルを扱えるようにSPICE等の既存回路シミュレータのソースコードを書 換える方法である。しかしながら、市販の回路シミュレータはバージョンアップされることが一 般的であり、その都度新規モデルに対応する部分のソースコードを修正することは骨の折れる作 業である。したがって、シミュレータ本体に触れることなく新しいデバイスモデルを扱える市販 シミュレータを用いることが好ましい。ここでは、その一例として混在モードシミュレータ SABER<sup>M</sup>[4,17]を用いることとした。シミュレータ全体の概略構成を図4.4に示す。上記モデルは 全て MAST\* プログラミング言語[4,17]で記述している。





## 4.3 シミュレーションと実験との比較

モデルの妥当性を検証するために、実験とシミュレーションの比較を行った。

最初の比較はレーザダイオードと光ファイバについて行った。実験に用いたレーザは、波長 1.55 µm、しきい値電流 I5 mA のMQW DFB レーザであり、光ファイバの総分散量は波長 1.55 µm において -140 ps/nm である。光パルスは帯域 40 GHz の PD(New Focus 製)とサンプリングオシロ スコープ(HP 製)により観測した。シミュレートした回路を図 4.5(a)に示す。レーザのパラメータ は、レーザ形状と通常使用される値[4.4]-[4.6]をもとに、電流一電圧特性、電流一光パワー特性、 光波形の実験値と計算値が一致するように調整した。バイアス電流を 20 mA とし、1 Gbit/s NRZ 固定パターン(1010...,振幅 2  $V_{pp}$ )で直接変調した時のレーザの出力波形と光ファイバ伝送後の光 波形の実測と計算結果を図 4.5(b)(c)に示す。実験と計算は良く一致している。なお、この比較で は雑音は考慮されていない。

次に、波長1.3µmのDFBレーザのタイミングジッタ[4.11]について実験とシミュレーションの 比較を行った。シミュレーションに用いた回路は図4.5(a)と同様である。電気パルス発生源は、振 幅8V、パルス幅100psのコムジェネレータとした。レーザパラメータの導出は上記と同一であ り、文献[4.11]のものとほぼ同一である。図4.6(a)に光パルス幅のパイアス電流依存性を示す。計 算値は実測値[4.18]と良く一致している。なお、この解析では雑音を無視している。次に、雑音を 考慮して立上り時のタイミングジッタを計算した。図4.6(b)に計算結果を実測値と比較して示す。 図中の●は文献[4.11]に示されている計算値である。パイアス電流5.5 mA以下では実験値との良 い一致が得られた。パイアス電流6 mA ではタイミングジッタが 0.1 ps 程度となり一致しなかっ た。ここで示したモデルは基本的には文献[4.11]のものと同一であるから、不一致の原因としては 混在シミュレータの中での数値的な切捨て等が考えられる。



図 4.5 (a) シミュレートした回路 (b) 実測波形 (c) シミュレーション波形



図 4.6 (a) 光パルス幅のパイアス電流依存性 (b) タイミングジッタのパイアス電流依存性

受光デバイスと電子デバイスの過渡雑音モデルを検証するために、図4.7(a)に示す受光回路の シミュレーションを行った。パルス発生器 PPG からの 10 Gb/s NRZ (符号長: 2<sup>1</sup>-1)の疑似ランダ ムバターンにより CW 光を変調した。接合容量 0.18 pF、量子効率 56 %、暗電流 2.2 nA の pin-PD により減衰した光信号を光電気変換し、GaAs MESFETのトランスインピーダンスアンプ 凹によ り増幅した。MESFETのパラメータは電流一電圧特性とS パラメータの実測値と計算値が一致す るように調整した。実装時のボンディングワイヤの寄生インダクタンスを考慮した。図4.7(b)(c) に雑音を考慮しない場合と考慮した場合のアイバターンのシミュレーション結果を示す。雑音を 考慮することにより現実感のあるアイバターンが得られる。

各タイムスロットの中央でサンプリングした出力電圧の確率密度分布を図4.8に示す。図4.7(b) に示されるように出力波形には若干のパターン依存性が見られるため、確率密度を複数のガウス 分布で近似するのが妥当であるが、ここでは簡単のため単一のガウス分布で近似してみる。ガウ ス分布近似により符号誤り率を計算することができる[4.8]。光パワーを変化させることにより、 図4.9に示すような符号誤り率特性が得られる。符号誤り率が10°における受光パワーは-15.7 dBm である。これに対して、10 Gb/s NRZ(符号長:2<sup>21</sup>-1)の疑似ランダムパターンについての実験値は -14.5 dBmであった[4.19]。実験と計算の差はビット長の違いあるいは寄生インダクタンスの見積 り誤差等に起因するものと考える。伝送システムの設計には、より厳密な符号誤り率推定法が必 要となると考えられるが、これについては今後の課題とし、ここでは詳細な議論は行わないこと とする。

HFETとバイポーラトランジスタについては実験とシミュレーションの比較を行っていないが、 雑音源にはMESFETと同一の式が用いられている。したがって、ここで示したデバイスモデルの 妥当性が検証されたと言える。なお、シミュレーションに要する計算時間は、図4.7(c)の場合、HP-Apollo Model 720 上で 2500 秒であった。

- 67 -

(E3) 3.2 で述べた後置増幅器とほぼ同一のものである。



## 4.4 まとめ

光デバイスと電子デバイスの混在する回路を詳細に設計するためのツール開発を目的として光 電子混在回路シミュレーション手法について研究を行った。

時間領域雑音源を含む電子デバイスモデルを考案し、半導体レーザ、pin-PD、MSM-PD、光ファ イパ等とともに市販の混合モードシミュレータにインプリメントした。直接変調した半導体レー ザ出力波形、光ファイバ伝送後の波形、半導体レーザのタイミングジッタ、GaAs MESFET 増幅 器とpin-PDから構成されたハイブリッド受光回路の受光感度等について、シミュレーション結果 と実験結果を比較しモデルの妥当性を検証した。本シミュレーション手法は光伝送システムのみ ならず将来の光電子融合システムの設計に有効であると考えられる。

- 69 -

# 第5章

# 集積化受光回路の高速化設計

## 概要

集積化受光回路はハイブリッド回路の速度性能限界を打破する技術とし注目され、種々のデ バイス・回路構成が提案されてきた。しかしながら、集積化受光回路に用いられている電子デ バイスの性能が電子デバイス専用のデバイス性能より劣るため、その速度性能はハイブリッド 回路の性能より劣るものであった。

本章では、InP/InGaAs ハテロ接合パイポーラトランジスタ(HBT)の製造工程を何ら変更する ことなく形成が可能な pin-PD/HBT 構成により集積化受光回路の高速化が可能であることを示 す。最初に、理論検討により高速化に適したデバイス・回路構成が HBT のベースーコレクタを 用いた pin-PD と HBT トランスインビーダンス増幅器であることを明らかにする。次に、InP/ InGaAs シングルヘテロ接合パイポーラトランジスタ(SHBT)により集積化受光回路を試作し、 その速度性能がホモ接合 pin-PD の帯域に制限されることを示す。この課題を解決するために、 InP/InGaAs ダブルヘテロ接合パイポーラトランジスタ(DHBT)を用いた集積化受光回路を提案 し、その動作速度を最大とする最適なコレクタ層の厚さを明確化する。最後に、最適設計され た集積化受光回路によりハイブリッド受光回路の最高速度に匹敵する 40 Gbit/s 動作の可能性を 示す。

- 70 -

5.1 はじめに

長距離光通信用中継装置にはハイブリッド受光回路が用いられてきた。しかしながら、動作周 波数が高くなると、受光デバイスと前置増幅器との間の接続に付随する寄生容量や寄生インダク タンスが帯域制限の要因となり得る。このようなハイブリッド受光回路の速度性能の限界を打破 する技術として集積化受光回路が注目され、研究が活発に行われている。しかしながら第1章で 述べたように、その速度性能はハイブリッド回路の性能(帯域 33 GHz [5.1])より劣っている。こ のハイブリッド回路の性能を考慮すると、集積化受光回路が速度メリットを発揮できる周波数領 域は 40 GHz 以上になると予想できる。第3章で述べたように、一般に用いられているトランス インピーダンス型前置増幅器により帯域 40 GHz を実現するためには、電流利得遮断周波数ある いは最大発振周波数が 200 GHz 程度の高性能な電子デバイスを必要とする。いままでに提案され ている集積化受光回路用電子デバイスにより 200 GHz 程度の性能を実現することはかなり困難で ある。一方、希土類ドーブ光ファイバ増幅器(EDFA)の進展により、受光感度に対する要求は軽減 される傾向にある。したがって、量子効率を多少犠牲にしても、高性能電子デバイスの製造工程 を何ら変更することなく受光デバイスを形成できる構成を選択することが合理的であると考える。

電子デバイスの製造工程に完全整合する長波長系集積化受光回路の構成は、HBTのベースーコ レクタ層を pin-PD として用いる構成[5.2]-[5.4]あるいは HBT を受光デバイス(HPT: Heterojunction Photogramsistor)として兼用する構成[5.2]である。シングルヘテロ接合 HBT(SHBT)を用いる場合、 pin-PD はホモ接合となる。ホモ接合 pin-PD の 3dB 帯域として、*i*-InGaAs 層の厚さが 0.3 µm の時 に 2.8 GHz [5.3]、0.6 µm の時に 20 GHz 以上[5.4]の値が報告されている。これらの値は通常の pin-PD についての解析式[5.7]では説明できない特性であり、帯域と*i*-InGaAs 層の厚さとの関係は明 確でない。Chandrasekhar et al. [5.2] は、InP/InGaAs DHBT に整合した pin-PD/HBT およびHPT/HBT 構成の集積化受光回路を試作して両者とも同等の性能であることを報告しているが、いずれの構 成が高速化に適しているのか理論的には明らかとなっていない。また、これらのHBTでは高速化 とコレクタ耐圧のトレードオフを解決できず、Chandrasekhar et al. [5.2] の DHBT では*i*-InGaAs コレクタ層とn<sup>\*</sup>-InPサプコレクタ層のヘテロ接合界面でのキャリアの蓄積のためHBTおよび pin-PD の高速化が期待できない。以上のように、InP/InGaAs HBT 製造工程に完全整合する集積化受 光回路の高速化に関する指針は得られていない。

ここでは、InP/InGaAs HBT 集積化受光回路の高速化のための指針を明確化する。 5.2ではpin-PD/HBTとHPT/HBTの構成の比較と通常のpin-PDの理論的帯域をもとに高速化のた めの基本的なアプローチを示す。5.3ではInP/InGaAs SHBT 製造工程により集積化受光回路を試 作し、ホモ接合pin-PDの簡単なモデル計算によりその性能限界を明確化する。5.4では集積化受 光回路の高速化に適したInP/InGaAs DHBTを提案し、集積化受光回路の動作速度を最大にする最 適なコレクタ層の厚さを明確化する。最後に、最適設計された集積化受光回路により 40 Gbit/s 動作の可能性を示す。

## 5.2 InP/InGaAs HBT 集積化受光回路の基本構成[5.23]

最初に、pin-PD/HBTとHPT/HBTのどちらの構成が望ましいのかについて議論してみる。簡単 化のため、図5.1(a)-(c)に示す受光回路について動作速度の比較を行ってみる。(a)はベースをフロー ティング状態とした通常のHPTの用い方である。(b)はベースに帰還を掛けたものである。図5.1 (d)-(f)の等価回路について節点方程式を解くことにより、トランスインピーダンスの表式を導出す る。得られた式から極の時定数を求めると、各々の回路に対して以下の式のようになる。

$$T_p = R_{\pi} \Big[ C_{\pi} + (1 + g_m R_L) C_{BC} \Big]$$
 (for (a)) (5.1)

$$\tau_{p} = \tau_{j} + \frac{(R_{F} + R_{b})[C_{\pi} + (1 + g_{m}R_{L})C_{BC}]}{g_{m}R_{L}}$$
(for (b)) (5.2)

$$\tau_{p} = \tau_{f} + \frac{(R_{F} + R_{b})[C_{\pi} + (1 + g_{m}R_{L})C_{BC}] + R_{F}C_{PD}}{g_{m}R_{L}}$$
(for (c)) (5.3)

すべてのパラメータの値が構成によらず同一であるとすれば、回路(b)の方が回路(c)よりpin-PDの 寄生容量 C<sub>pp</sub>の寄与分だけ高速であることが式(5.2)と(5.3)から理解できる。しかしながら、典型 的な HBT のエミッタ幅は 2 μm、ベースメサの幅も 4 μm 程度であり、入射光ビームをこのよう



図 5.1 比較した受光回路の構成と等価回路 -72-

な愚細な領域に位置決めすることは実用上得策とは言えない。したがって、pin-PDとHPTの受光 面積を同一(ここでは10x10µm)として比較することにする。計算に用いたパラメータの値を表 5.1 に示す。HBTの接合容量C<sub>n</sub>、C<sub>n</sub>は後述する実験に用いたトランジスタのものと同一とし、 HPTの接合容量はHBTのものに対して面積比を乗じた値としている。直流におけるトランスイン ビーダンスの値は回路構成によらず同一とする。これらの値は、回路(b)と(c)についてはR, で、回 路(a)については電流増幅率と負荷抵抗の積 βR,で与えられる。また、ベース抵抗 R,は R,と比較 して無視できるほど小さいとする。各時定数とトランスインピーダンスの関係を図5.2に示す。回 路(c)が最も高速であることがわかる。トランスインビーダンスが小さい場合、回路(a)の時定数は R\_C\_が支配的であるため、ほぼ一定となる。また、80 dBΩ を越える高トランスインビーダンス 領域においては、回路(b)よりも回路(a)の方が高速である。以上のように、pin-PD/HBT構成が高 速化に有利であると言える。このため、この構成に絞って検討を進めることとする。

### 表5.1 比較のために用いたパラメータ値

| Parameter                   | Unit | HPT      | HPT (Transimpedance) | pin/HBT                     |
|-----------------------------|------|----------|----------------------|-----------------------------|
| Size                        | (µm) | 10 x 10  | 10 x 10              | 10 x 10 (pin), 2 x 10 (HBT) |
| i pp.                       | (µA) | 30       |                      | -                           |
| $R_{\pi} = v_{ih} / i_{PD}$ | (Ω)  | 862      | -                    | 4                           |
| β                           |      | 100      |                      | ÷                           |
| 8 m                         | (S)  | 0.116    | 0.116                | 0.116                       |
| Sm RL                       |      | variable | 10                   | 10                          |
| RF                          | (Ω)  | -        | variable             | variable                    |
| τ,                          | (ps) | 1.0      | 1.0                  | 1.0                         |
| CIE                         | (pF) | 0.55     | 0.55                 | 0.11                        |
| Cr                          | (pF) | 0.67     | 0.67                 | 0.23                        |
| CBC                         | (fF) | 45       | 45                   | 9                           |
| CPD                         | (fF) | ~        | -                    | 30                          |



(a)(b)(c)は図 5.1 の回路(a)(b)(c)に対応。

次に、Bowers et al. [5.7]のモデルを用いて計算した表面入射型 pin-PD の帯域と InGaAs 光吸収 層の厚さWとの関係を受光面の直径dをパラメータとして図5.3に示す。10 GHzを実現するた めには $W_c$ を1µm、dを40µmとすれば良い。表面入射型pin-PDの高速化のためには、 $W_c$ とdを 小さくする必要があり、40 GHzの帯域を得ようとすればW\_は0.3 µm程度になる。この厚さはHBT のコレクタ層と同程度であり、HBT製造工程に整合した集積化受光回路により高速化を追究でき ることを意味している。



図 5.3 表面入射型 pin-PD の帯域と InGaAs 光吸収層の厚さの関係

## 5.3 InP/InGaAs SHBT を用いた集積化受光回路の課題

## 5.3.1 InP/InGaAs pin-PD/SHBT 集積化受光回路の試作[5.15]

InP/InGaAs SHBTのデバイス構造の概略を図5.4に、エピタキシャル層構成を表5.2[5.8]に示す。 このSHBTは、第3章で示したHBTと同様に自己整合プロセス[5.9]により製造される。すなわち、 エミッタ電極をマスクとしてエミッタ層をエッチングする。この時エミッタメサの寸法がエミッ タ電極の寸法より小さくなるようにオーバーエッチングを行う。この状態でベース電極を蒸着す ると、エミッタとベースがショートすることなく形成される。コレクタについても同様である。 したがって、SHBTのエミッタ電極パターンを削除すると、図5.4に示したように InGaAs pin-PD が必然的に形成される。ただし、このpin-PDは通常のものと異なりホモ接合構造である。

試作したHBTの電流利得遮断周波数f\_と最大発振周波数f\_のビーク値は各々162 GHzと90 GHz であった[5.8]。pin-PD の測定は波長 1.3 µm の DFB レーザ[5.10]、RF プローブ、光プローブ (Cascade Microtech 製)を用いてオンウェハで行った。接合サイズ 50 x 50 µmの pin-PD の電流一電



図 5.4 InP/InGaAs pin-PD/SHBT のデバイス構造

圧特性を図5.5 に示す。1 V における感度は 0.39 A/W、暗電流は 30 nA であった。表5.2 に示した InGaAs層の厚さ(ベースからサプコレクタまで)と吸収係数の測定値1.16 x 10<sup>4</sup> cm<sup>4</sup>(*n*-InGaAs)および 1.55 x 10<sup>4</sup> cm<sup>4</sup>(*p*-InGaAs)[5.11]を用いると、感度の計算値は 0.44 A/W となり、実験値と 10 %の誤差で一致する。上記 DFB レーザを利得スイッチングすることにより得られたパルス幅 40 ps (FWHM)<sup>(±1)</sup>の光パルスと 50 GHz 帯域のサンプリングオシロスコープ(HP 製)を用いて、接合サイズ 25 x 25 µmの pin-PD のパルス応答を測定した。その結果を図5.6 に示す。出力波形は 80.8 ps の短パルスと後に続く長い裾引きを示している。裾引き部分を指数関数近似でフィッティングしアーリエ変換を行った結果、 pin-PD の 3dB 帯域は 1.5 GHz となった。

pin-PDとカスコード型トランスインビーダンス増幅器から構成された集積化受光回路を同時に 試作した。ネットワークアナライザ(HP 製)で電気的に測定した集積化受光回路のトランスイン ビーダンスZ, の 3dB 帯域は 13.5 GHz であった。しかしながら、疑似ランダムパルスに対する最 高動作速度は 2.5 Gbit/s であった。



<sup>用い</sup>市販の PD(New Focus 製)とサンプリングオシロスコープ(HP 製)を用いた測定値。





## 5.3.2 ホモ接合 pin-PD の解析

以上のように、SHBTを用いた集積化受光回路においては、広帯域な前置増幅器を実現できる ものの、その性能はpin-PDの性能により制限されることがわかる。この性能は図5.3に示したも のと大きく異なっており、ホモ接合pin-PDを設計するためのモデルが必要である。ここで、図5.7 に示すようなモデルを考える。i-InGaAs中で発生した電子と正孔はドリフトにより、n\*-InGaAs 中で発生した正孔はn\*-InGaAs中を拡散、i-InGaAs中をドリフトにより電極まで移動するものと し、各々の緩和時間は次式により与えられるものとする。



(5.4)

 $=\frac{\int_{0}^{w_{c}}\frac{x}{v_{k}}f(x)dx}{\int_{0}^{w_{c}}f(x)dx}$ (5.5)

$$r_{h2} = \frac{\int_{w_c}^{w_c} \frac{(x - W_c)^2}{2D_h} f(x) dx}{\int_{w_c}^{W_c} f(x) dx} + \frac{W_c}{v_h}$$
(5.6)

- 75 -



図5.7 ホモ接合 pin-PD のモデル

ここで、v,とv,は電子と正孔の平均速度、D,は正孔の拡散係数、f(x)は光照射により発生するキャリアの初期分布で次式により与えられる。

 $f(x) = \alpha e^{-\alpha x}$ 

## ここで、αは吸収係数である。積分を実行すると、次のようになる。

$$\tau_{e} = \frac{W_{c} - \frac{1 - e^{-\alpha W_{c}}}{\alpha}}{v_{e}(1 - e^{-\alpha W_{c}})}$$
(5.8)

$$\tau_{k_1} = \frac{1 - e^{-\alpha w_c}}{\frac{\alpha}{w_c} - w_c e^{-\alpha w_c}} = \frac{1 - e^{-\alpha w_c}}{\frac{\alpha}{w_c} - \frac{1}{w_c} (1 - e^{-\alpha w_c})}$$
(5.9)

$$\tau_{b2} = \frac{1}{2D_{b}(e^{-\alpha W_{c}} - e^{-\alpha W_{b}})} \left\{ \frac{2e^{-\alpha W_{c}}}{\alpha^{2}} - e^{-\alpha W_{b}} \left[ W_{s}^{2} + \frac{2}{\alpha} \left( W_{s} + \frac{1}{\alpha} \right) \right] \right\}$$
(5.10)

規格化された pin-PD の周波数応答は次式で与えられる。

$$u(\omega) = \left(\frac{1 - e^{-\alpha W_c}}{1 + j\omega \tau_e} + \frac{1 - e^{-\alpha W_c}}{1 + j\omega \tau_{h_1}} + \frac{e^{-\alpha W_c} - e^{-\alpha W_h}}{1 + j\omega \tau_{h_2}}\right) \left(\frac{1}{1 + j\omega \tau_{h_2}}\right)$$
(5.11)

ここで、T<sub>w</sub>は負荷抵抗と接合容量の積で与えられる回路時定数である。

以上のモデルと上記および文献[5.3][5.4]の実験結果との比較を行った。電子の速度については 速度オーバーシュート効果[5.12]を考慮したが、この効果はpin-PDの帯域にあまり影響を与えな い。*i*-InGaAs 中の正孔の速度は GaAs 中の実験値から 6.4 x 10° cm/s と推定した。<sup>(#2)</sup> n\*-InGaAs 中の正孔の拡散係数は 2.6 cm<sup>2</sup>/s とした[5.13]。式(5.8)-(5.11)より求めた pin-PD の 3dB 帯域の *i*-InGaAs 層厚さ依存性を図 5.8 に示す。計算と実験は良く一致している。文献[5.3]の場合、実験値 の 2.8 GHz に対して計算値は 0.9 GHz であった。不一致の原因として n\*-InGaAs 中の再結合が考 えられる。今、n\*-InGaAs 中で発生した正孔の緩和時間を次式に修正する。

 $\tau_{hm} = \frac{\tau_{h2}\tau_{hr}}{\tau_{h2} + \tau_{hr}}$ 

(5.7)

(5.12)

再結合の緩和時間 Theを150 psとすると、実験値と計算値は一致した。注3)

以上のモデルによる計算から、ホモ接合 pin-PD で 20 GHz 以上の帯域を実現するためには i-InGaAs 層の厚さを 0.6 µm 以上にする必要があることがわかる。しかしながら次節にて詳細に論 ずるように、このような厚いコレクタは前置増幅器の広帯域化には適していない。また、ホモ接 合 pin-PD により 40 GHz 以上の帯域を実現することはかなり困難であり、図 5.8 に実線で示すよ うにヘテロ接合化が不可欠である。



図 5.8 3dB 帯域の I-InGaAs 層厚さ依存性 実験値は本研究と文献[5.4]のものである。A は面積、A は波長である。

 <sup>&</sup>lt;sup>(23)</sup> 第2章の散乱確率の式から重い正孔の有効質量の15 乗に反比例するものとした。
 <sup>(53)</sup> 文献[5.4]の構造では再結合の影響はほとんどない。5.3.1に示した pin-PD に対する計算値は2 GHz となる。再結合の緩和時間の測定は今後の課題である。

5.4 InP/InGaAs DHBT を用いた集積化受光回路の高速化設計[5,23][5,24]

5.4.1 ダブルヘテロ接合化による高速化

電子デバイスの観点から、シングルヘテロ接合構造はHBTのベースーコレクタ間耐圧が低いと いう課題を持っている。高速性を維持したまま高耐圧化を図るため、InPをコレクタに用いるダ ブルヘテロ接合(DH)構造が提案されている[5,14]。この DH 構造が pin-PD の高速化に適している ことに着目し、集積化受光回路に用いることを提案した[5.15][5.16]。図5.9にDH構造のバンドダ イアグラムを示す。この構造においては、n\*-InGaAs サブコレクタ中で発生した正孔の拡散はn\* -InGaAsとInP接合の価電子帯の障壁により抑止される。また、i-InGaAsとInPとの間にpn-ベ アドーブ層を挿入して電子の障壁高さを実効的に減少することにより、低電圧においても高速性 能な HBT および pin-PD を実現することが可能である[5.16]。この構造を FPIGA(Full-Potential InGaAs)構造と呼ぶことにする。

ダブルヘテロ接合化によるpin-PD/HBT集積化受光回路の高速化の可能性を検証するために、設 計試作を行った。MOCVDにより成長したpin-PD/DHBTのエピタキシャル層構成を表5.3に示す。



| in-PDのさらなる高速化のため、直径 10μmの円形として接合容量を低減するとともに受光面                      | 15 |
|---------------------------------------------------------------------|----|
| -字形の電極を設け寄生抵抗の低減を図った。また、表面に 300 nm の SiO, (MIM 容量の絶縁                | 膜  |
| : 兼用)を反射防止膜として施した。測定は波長1.55 µmの半導体レーザ(NEL製)を用いて行った                  |    |
| in-PDの感度は 0.27 A/W であった。一方、十字形の電極部分を考慮しない場合の理論値は 0.                 | 33 |
| /Wである。理論と実験との差は十字形の電極による遮蔽の影響であるものと考える。半導                           | 体  |
| ーザからのCW光をLiNdO,光変調器で位相変調し分散量 -21 ps/nm の分散ファイバを伝搬さ                  | せ  |
| っことにより得られた 6 ps の光パルス[5.17]、帯域 65 GHz の RF プローブ(Cascade Microtech 製 | ). |
| i域 50 GHz のサンプリングオシロスコープ(HP 製)を用いて、pin-PD のパルス応答を測定した               |    |

出力波形を図 5.10 に示す。パルス幅(FWHM)は 13 ps である。同時に測定した帯域 40 GHz の 市販PD(New Focus 裂)のパルス幅は12.8 psであった。したがって、本 pin-PDの帯域も40 GHz に 近いものと推定される。注4)図5.6に示したSHBT上のpin-PDの応答と比較するとDH化により高 速化がなされていることがわかる。図5.3に示した理論値(63 GHz程度)との差は、理論計算にお いては寄生抵抗を無視しているが、実際にはHBTのベースに相当する p\*-InGaAsの寄生抵抗が無 視できないことによるものと考えている。寄生抵抗をさらに低減させるためには、p\*-InGaAsを 完全に電極で覆い、nr-InGaAsサプコレクタを長波長で透明なNr-InPに置き換えた裏面入射型と する必要がある。



図 5.10 pin-PD のパルス応答

<sup>E4</sup> 最近、Yoneyama et al. [5.18]は直径 7 µm、十字形電極なしの pin-PD を電気光学サンプリングにより測 定し、帯域が36 GHz であることを示している。

Collector

Subcollector

1 - InGaAs

p+- InGaAs

i - InGaAs

n<sup>+</sup>- InGaAs

n\*- InGaAs

 $N - \ln P$ 

55 nm

400 nm

10 nm

10 nm

10 nm

120 nm

400 nm

試作した集積化受光回路の回路構成とチップ写真を図5.11に示す。前置増幅器としては、第3 章に示したトランジスタ帰還型出力回路を有するトランスインビーダンス増幅器を用いた。DHBT のエミック電極サイズは2x10µm(エミッタ実効サイズは1.6x9.6µm)であり、コレクタ電流は 7から10mAとした。帰還抵抗RnとRnの設計値は各々500Ωと100Ωであった。アクティブ 領域の大きさは約 240 x 300 μm であり、パッドを含めたチップサイズは 1.22 x 1.22 mm である。 ネットワークアナライザ(HP製)で電気的に測定した集積化受光回路の利得 S, とそれより求めた トランスインビーダンスZの周波数特性を図5.12に示す。電源電圧は5V、消費電流は53mA であった。Z,は48.9 dBΩ、3dB帯域 26.7 GHz、S,,は17.1 dB、3dB帯域 26.3 GHz であった。集積 化受光回路の光周波数特性は未測定であるが、次のように推定している。電気的測定の帯域には pin-PDの寄生効果が含まれているため、光3dB帯域は上記の帯域とキャリア走行時間制限帯域と で決まる。後者の帯域を75 GHz [5.7]とすれば、集積化受光回路の光3dB帯域は25.1 GHzと推定 される。この回路について符号誤り率(BER)を測定した。パルスパターン発生器(Anritsu製)からの 疑似ランダムパターン(符号長:215-1)を20 Gbit/s MUX(NEL 製)により多重化し市販のドライバ (SHF 製)とLiNbO,光変調器(住友セメント製)により光バルスを発生した。集積化受光回路からの 出力は市販の増幅器(SHF製)により増幅し15 Gbit/s の識別器(NEL製)によりDEMUX しBER 測定 器(Anritsu 製)に入力した。20 Gbit/s における BER 特性とアイパターンを図5.13 に示す。BER = 10 \*で定義した受光感度は-9dBmであった。前置増幅器の雑音は未測定であるが、等価入力雑音 電流のシミュレーション値は帯域内で 20-30 pA/(Hz)<sup>In</sup>であった。等価入力雑音電流を 25 pA/ (Hz)<sup>1/2</sup>、雑音帯域を 26.7 GHz とし、感度 0.27 A/W を用いると、感度は -10.5 dBm となる。 以上の実験結果よりダブルヘテロ接合化による集積化受光回路の高速化が実証できた。



図 5.11 pin-PD/DHBT 集積化受光回路の回路構成とチップ写真



図5.12 集積化受光回路の利得 S,およびトランスインビーダンス Z,の周波数特性



図 5.13 20 Gbit/s における符号誤り率特性と出力アイパターン

## 5.4.2 最適なコレクタ層厚さの明確化

集積化受光回路の動作速度を最大とする最適なDHBTのコレクタ層の厚さが存在するか検討を 行った。最初に、SHBT、FPIGA構造HBT、およびInGaAs/InGaAsP/InP階段接合コレクタ(SG: <u>Step-Graded</u>) DHBT[5.19]で試作した集積化受光回路について、電気的に測定した $S_{31}$ の帯域 $f_{3an}$ とHBT のデバイス性能指数 $f_{HBT}$ の関係を検討した。集積化受光回路の回路構成は図5.11に示したものと 同一である。この関係は、第3章に示した式(3.11)の関係を簡略化した次式により近似できるもの

$$f_{3dB} = af_{HBT} = a \frac{1+b}{\left(\frac{1}{f_T} + \frac{b}{f_{max}}\right)}$$

(5.13)

ここで、 $f_{f} \geq f_{max}$ は増幅器の動作点と同一の電流密度で定義した電流利得遮断周波数と最大発振 周波数である。式(5.13)を用いた計算値と実験値の誤差が最小となるように係数を決めると、a = 0.2、 $b = 1.7 \geq x_{o}$  この係数を用いた時のデバイス性能指数 $f_{tar}$ を横軸として帯域 $f_{sab}$ をプロットすると図5.14のようになる。多少のパラツキがあるが、これは負荷抵抗がウェハ間で異なるためである。

次に、最適なコレクタ層の厚さを決定するために、デバイス性能指数 $f_{tar}$ とコレクタ層の厚さ  $W_c$ の関係を求める。ここで、図5.9に示した10<sup>10</sup> cm<sup>3</sup>にドービングされたN-InP層の空芝層の厚 さは無視できるほど薄いため、コレクタ層の厚さ $W_c$ をud-InGaAs、p<sup>\*</sup>-InGaAs、ud-InGaAs、n<sup>\*</sup>-InGaAsの厚さの和により定義する。一般的にバイボーラトランジスタでは動作電流を増加させる とエミッタ充電時間が減少し電流利得遮断周波数 $f_r$ は増加するが、ある電流値に達すると飽和し、 それ以上の電流値に対してはベース押し出し効果のため減少するようになる。 $f_r$ が最大となる電 流密度 $J_{rer}$ は次式により与えられる[5.20]。

$$_{CP} = \frac{2v_e \varepsilon_S (V_{CB} + V_{BI})}{W_C^2}$$
(5.14)

ここに、 $v_s$ は電子の平均速度、 $e_s$ は誘電率、 $V_{ca}$ はコレクターベース間電圧、 $V_{nl}$ はビルトイン電



圧である。今、 $v_r$ =3.5 x 10<sup>3</sup> cm/s[5.8][5.19]、 $(V_{c\theta} + V_{\theta t}) = 1.3$  V、 $W_c = 230$  nm [5.21]とすると、式 (5.14)より  $J_{cp} = 2.1$  x 10<sup>5</sup> A/cm<sup>2</sup> となる。一方、実験値は 2 x 10<sup>4</sup> A/cm<sup>3</sup> であり [5.21]、式(5.14)により 良く近似できることがわかる。現状の回路応用では電流密度の上限値として暫定的に10<sup>6</sup> A/cm<sup>2</sup> 程 度が用いられている。<sup>(E5)</sup> ここで、 $J_{cp} = 10^{5}$  A/cm<sup>2</sup> を式(5.14)に代入して得られる  $W_c$  を臨界コレク 夕厚  $W_{cc}$  と呼ぶことにする。例えば、 $(V_{ca} + V_{\theta t}) = 1.5$  Vの時、 $W_{cc} = 359$  nm である。コレクタの厚 さが  $W_{cc}$  よりも薄い場合には $J_{cp} > 10^{6}$  A/cm<sup>2</sup> であるから、取り得る最大の  $f_r$  は電流密度 10<sup>6</sup> A/cm<sup>2</sup> における値である。逆にコレクタの厚さが  $W_{cc}$  よりも厚い場合には  $J_{cp} < 10^{6}$  A/cm<sup>2</sup> における値である。, この最大値を用いることが広帯域化の点で有利である。そこで、 $f_r$  の最 大値を用いて式(5.13)によりデバイス性能指数  $f_{max}$  を計算する。エミッタ電極サイズ 2 x 10 µm<sup>2</sup> の FPIGA DHBT について測定したデバイス性能指数  $f_{max}$  とコレクタの厚さとの関係を図 5.15 に 示す。エミッターコレクタ間電圧は 1.5 V である。図中 ●と○は、各々、ベース濃度  $N_{\theta}$  が 2 x 10<sup>10</sup> cm<sup>3</sup> と 3.5 x 10<sup>10</sup> cm<sup>3</sup> の FPIGA DHBT のデバイス性能指数を示している。

実験値の点数が少ないため、このままではデバイス性能指数を最大とする最適なコレクタの厚 さが明確でない。そこで、以下のようなモデルを考えることにする。このモデルでは次の4つの 仮定を置く。



(4) /, と /... は次式により与えられる。

$$\frac{1}{2\pi f_T} = \frac{n_E kT}{q l_C} \left( C_{JBE} + C_{BC} \right) + C_{BC} \left( R_{EE} + R_C \right) + \tau_B + \tau_C$$
(5.15)

$$\max = \sqrt{\frac{f_T}{8\pi R_B C_{BC}}}$$
(5.16)

ここで、qは電子電荷、 $I_c$ はコレクタ電流、 $n_e$ は注入係数、 $C_{IBE}$ はベースーエミッタ間接合容量、  $R_{EE}$ はエミッタ抵抗、 $R_c$ はコレクタ抵抗、 $\tau_p$ はベース走行時間、 $\tau_c$ はコレクタ走行時間である。 (b) コレクタの厚さが変化しても、 $n_e$ 、 $C_{IBE}$ 、 $R_{EE}$ 、 $R_c$ 、 $R_p$ は変化しない。

(c) コレクタ走行時間ではW\_aに比例する。

(d)  $W_c < W_{cc}$ の時、ベースーコレクタ間容量 $C_{ac}$ は $W_c$ に反比例し、 $W_c > W_{cc}$ の時には一定である。

これらの仮定のうち(c)については報告されているデバイスシミュレーション結果から定性的には 正しいものと考える。また、(d)は実験結果から導き出されたものである。ベース濃度 $N_{\rm g}$ =2x10<sup>9</sup> cm<sup>3</sup>、 $W_c$ =230 nm の FPIGA DHBT[5.21]のパラメータを基準パラメータとした。これらの値は、  $R_{\rm fg}$ =0.66  $\Omega$ 、 $R_g$ =40  $\Omega$ 、 $R_c$ =1.6  $\Omega$ 、 $n_E$ =1.08、 $C_{\rm ffE}$ =0.11 pF、 $C_{\rm ffc}$ =9 fF、 $\tau_g$ =0.41 ps、 $\tau_c$ =0.42 ps である。ベース濃度 $N_g$ =3.5 x 10<sup>9</sup> cm<sup>3</sup> の DHBT については $R_g$ =23  $\Omega$  とした。フィッティングバ ラメータ  $\alpha$ =1.25 として計算した FPIGA DHBT のデバイス性能指数を図 5.15 に示した。計算と 実験とは良く一致している。

図5.15より前置増幅器の広帯域化には200-300 nm のコレクタの厚さが最適であると言える。受光感度も重視して*pin-PD*の感度 $\eta_{PD}$ と $f_{HBT}$ の積を受光回路の性能指数と考えると、この値は図5.15に示すように350 nm 以上のコレクタ層でほぽ一定となる。10 Gbit/s 級集積化受光回路に対しては、帯域と感度の観点から1 µm 程度のコレクタ層の厚さが良いと考えられる。しかしながら、40 GHz 帯域を実現するためにはコレクタ層の厚さを200-300 nm にする必要がある。

以上の検討により最適なコレクタの厚さが明確となった。この結果を踏まえて集積化受光回路 のさらなる高速化と低電力化を図った。HBTのエミッタ幅の縮小はf<sub>mat</sub>の向上による増幅器の帯 域の向上と低電力化に有効である。そこで、3.4 で述べた3R機能回路で用いたものと同一の1.2 µm エミッタ幅のDHBTを使用した。実験に使用したDHBTの構造は表3.3 に示したものとほぼ 同一である。

図 5.12 に示した前置増幅器では 15 GHz 付近で 10 dB 程度の過剰ビーキングが見られる。この 過剰ビーキングは図 5.13 に示した 20 Gbit/s のアイバターンには大きな影響を及ぼしていないが、 さらに高速の領域ではアイパターンを劣化させることが考えられる。過剰ピーキングの要因がエ ミッタと直列接続された寄生インダクタンスに伴う過剰遅延である可能性があることを3.4 で指 摘した。前置増幅器のシミュレーションと実験との比較を図5.16 に示す。上記の過剰遅延と等価 な過剰位相推移 ptfにより実験結果を良く説明できることがわかる。そこで、ptf を考慮した HBT モデルにより回路設計を行い、過剰ピーキング特性を抑えるためにエミッタピーキング( $C_{\rm EI}$  およ び  $C_{\rm EI}$ )を削除した。また、低電圧化のために不要なダイオードを除去し電源電圧  $V_{\rm ex}$ =3 V とし た。

コレクタ電圧が 1.3 V、コレクタ電流が 3 mA の時の DHBT の $f_{T} \geq f_{max}$  の平均値は各々、138 GHz と 192 GHz であった。ネットワークアナライザ(HP 製)で電気的に測定した集積化受光回路 の特性を図 5.17 に示す。Z,は 46.2 dBQ、3dB 帯域は 32.3 GHz であり、利得の平坦化がなされて いる。 $S_{21}$ の 3dB 帯域は図 5.14 から予測される値よりも高くなっているが、これは利得が低いた めである。電源電圧 3 V の時、消費電力は 54 mW であった。5.4.1 に述べた 20 Gbit/s NRZ 光疑 似ランダム信号(符号長: 2<sup>23</sup> - 1)を光変調器により RZ 信号に変換し[5.22]、光時分割多重(OTDM) により 40 Gbit/s RZ 信号を発生した。光信号は EDFA(Amoco 製)により -1.3 dBm まで増幅し集積 化受光回路に照射した。50 GHz サンプリングオシロスコープ(HP 製)で観測したアイバターンを 図 5.18 に示す。同図には比較のため 40 GHz フォトダイオード(New Focus 製)の出力波形も示し た。比較的良好なアイバターンが得られている。40 Gbit/s の動作速度は集積化受光回路で得られ たものの中では最高速であり、ハイブリッド受光回路の速度[5.1]とほぼ同程度である。



図 5.16 シミュレーションと実験との比較 -86-



図 5.17 改良設計された前置増幅器の特性



図 5.18 40 Gbit/s アイパターン 上段:40GHz フォトダイオード 下段:集積化受光回路

## 5.5 まとめ

集積化受光回路の高速化の観点から、電子デバイス製造工程に完全に整合する長波長系のInP/ InGaAs pin-PD/HBT前置増幅器構成の集積化受光回路の研究を行い、以下の結果を得た。

コレクタ層の厚さが300 nm 程度の InP/InGaAs シングルヘテロ接合パイボーラトランジスタに より試作した集積化受光回路においては、ペースーコレクタ層を用いたホモ接合pin-PDの帯域に より速度制限される。ホモ接合 pin-PD の簡単なモデルを提案し、InGaAs サプコレクタ中で発生 した正孔の拡散により帯域が制限されていること、40 GHz 以上の帯域を実現するためにはヘテ ロ接合化が必要であることを明らかにした。このため、InP/InGaAs ダブルヘテロ接合パイポーラ トランジスタを用いたpin-PDと前置増幅器から成る集積化受光回路を提案し、その高速動作を確 認するとともに、集積化受光回路の動作速度を最大にする最適なコレクタ層の厚さが 200-300 nm であることを明確化した。最後に、最適設計された集積化受光回路によりハイブリッド受光 回路の最高速度に匹敵する 40 Gbit/s 動作の可能性を示した。

これにより、電子デバイス製造工程に完全に整合する集積化受光回路が高速化に有利であることを実証した。

# 第6章

# 結論と将来展望

## 6.1 結論

来世紀初頭のマルチメディアサービスを経済的に提供するために、商用化されているものと比 較して2-3 桁低エネルギーな光通信用受信回路を目指して、その高速化、低消費電力化のため のデバイスおよび回路設計の研究を行った。その結果、以下に示す成果が得られた。

第2章では、電子デバイス製造工程との整合性が比較的良く、寄生容量が小さいこと、製造方 法が簡単であること等を特徴とする金属ー半導体-金属構造プレーナ型受光デバイス(MSM-PD) の高速化設計について述べた。最初に、理論的な研究手法として、対象とする時間精度(あるいは 周波数領域)と適用すべきデバイス解析法の関係を整理し、(1)移動度と拡散係数によりドリフト項 と拡散項を近似した電流連続式並びにポアソン方程式を二次元空間で数値解析する方法(流体モデ ル)、(2)モンテカルロ手法によりボルツマン輸送方程式を二次元空間で数値解析する方法(粒子モデ ル)、の2つの手法に基づく数値計算プログラムを作成した。

流体モデルを用いて構造が簡単な GaAs MSM-PD を解析し、次の結果を得た。

・光パルス照射によりキャリア濃度が10<sup>16</sup> cm<sup>3</sup>を越える強励起状態では、発生した電子と正孔が 各々反対方向に移動して空間電荷領域が形成されるため MSM-PD 内部の電界強度が低下する。 フォトコンダクティビィティを計算する際には、この電界低下効果を考慮する必要がある。
・光通信で使用される弱励起状態では、電界低下効果を無視できる。

次に、粒子モデルにより GaAs MSM-PD および InGaAs MSM-PD を解析し、以下のような高速 化の指針を得た。

・MSM-PDの高速化のためには電極間隔とともに光吸収層の厚さと受光面積の縮小が必要である。

・障壁増強層を有する InGaAs MSM-PD においては、障壁増強層と光吸収層の間に傾斜層を設ける必要があり、傾斜層の厚さには最適値が存在する。最適な傾斜層の厚さは電極間隔に比例する。
・GaAs MSM-PD においては電極間隔に比例して電極間電圧を下げる電界一定スケーリングで良いが、障壁増強層を有する InGaAs MSM-PD においては電極間電圧を一定とする電圧一定スケーリングが望ましい。

・電極間隔をクォータミクロン程度にすることにより 50 GHz を越える帯域が期待できる。

第3章では、受信回路のうち電子デバイスにより構成される集積回路の高性能化について議論 した。

最初に受信回路を構成する回路に対する要求性能を概観し、10 Gbit/s 増幅器モジュールを実現 するために開発した技術を示した。ここでは、実装に付随する寄生容量および寄生インダクタン スを考慮に入れた安定性解析に基づく増幅回路とパッケージの一括設計法を明らかにした。GaAs MESFETによる広帯域増幅器、電圧制御可変減衰器、分配回路を開発したセラミックパッケージ に実装して等化増幅モジュールを試作し、10 Gbit/s、最小入力振幅 15 mV の特性を得た。この等 化増幅モジュールはNTTによる現場環境下での光伝送実験に使用され安定に動作することが確 認された。これにより、10 GHz 帯域の増幅器、パッケージー括設計法が確立された。この設計 技術は、NTTのパックボーンネットワークに導入されている10 Gbit/s 光伝送方式(FA-10G)に反 映された。

次に、10 Gbit/s 以上の高速化を目指して、受信回路の基本回路であるペースパンド増幅器およ び識別器の動作速度とデバイス性能(電流利得遮断周波数と最大発振周波数)との関係を明確化し た。文献で報告されている識別器あるいはDタイプフリップフロップの最高動作速度および AlGaAs/GaAsペテロ接合パイポーラトランジスタを用いて試作したペースパンド増幅器の帯域と デバイス性能との関係より、提案したデバイス性能指数の妥当性を検証した。これにより、与え られた回路の動作速度を達成するために必要なデバイス性能指数を推定する簡便な方法が得られ た。

最後に、低エネルギーな受信回路の実現を目指すためには高速化とともにモノリシック集積化 による低消費電力化が必要であることを指摘した。高速化、低電力化に適したInP/InGaAsダブル ヘテロ接合バイボーラトランジスタを用いて、前置増幅器、自動オフセット調整回路、後置増幅 器、位相同期ループによるタイミング抽出回路、識別器から構成された3R機能回路を試作し、 10 Gbit/s ハイブリッドモジュールと比較して約1/40、2.4 Gbit/s ハイブリッドモジュールと比較 して約2桁の低エネルギー化が可能であることを示した。後者のモジュールと本回路を比較する と、使用しているデバイスのfr とfmanの向上により速度性能が約1桁向上し、モノリシック集積 化により消費電力が約1桁低減した。

第4章では、光デバイスと電子デバイスの混在する回路を詳細に設計するためのツール開発を 目的として光電子混在回路シミュレーション手法について研究を行った。

時間領域雑音源を含む電子デバイスモデルを考案し、半導体レーザ、pin-PD、MSM-PD、光ファ イバ等とともに市販の混合モードシミュレータにインプリメントした。直接変調した半導体レー ザ出力波形、光ファイバ伝送後の波形、半導体レーザのタイミングジッタ、GaAs MESFET 増幅 器とpin-PDから構成されたハイブリッド受光回路の受光感度等について、シミュレーション結果 と実験結果を比較しモデルの妥当性を検証した。本シミュレーション手法は光伝送システムのみ ならず将来の光電子融合システムの設計に有効であると考えられる。

第5章では、集積化受光回路の高速化の観点から、電子デバイス製造工程に完全に整合する長 波長系の InP/InGaAs pin-PD/HBT 前置増幅器構成の集積化受光回路の研究を行い、以下の結果を 得た。

コレクタ層の厚さが300 nm 程度の InP/InGaAs シングルヘテロ接合パイポーラトランジスタに より試作した集積化受光回路においては、ベースーコレクタ層を用いたホモ接合pin-PDの帯域に より速度制限される。ホモ接合 pin-PD の簡単なモデルを提案し、InGaAs サプコレクタ中で発生 した正孔の拡散により帯域が制限されていること、40 GHz 以上の帯域を実現するためにはヘテ ロ接合化が必要であることを明らかにした。このため、InP/InGaAs ダブルヘテロ接合パイポーラ トランジスタを用いたpin-PDと前置増幅器から成る集積化受光回路を提案し、その高速動作を確 認するとともに、集積化受光回路の動作速度を最大にする最適なコレクタ層の厚さが200-300 nm であることを明確化した。最後に、最適設計された集積化受光回路によりハイブリッド受 光回路の最高速度に匹敵する40 Gbit/s 動作の可能性を示した。これにより、電子デバイス製造 工程に完全に整合する集積化受光回路が高速化に有利であることを実証した。

本研究の到達点を図 6.1 に示す。



## 6.2 将来展望

本研究では、受光デバイスを除く受信回路より20Gbit/s、0.6Wの性能が得られ、現状の受信 回路と比較して約2桁の低エネルギー化の可能性が示された。図1.3に示したように中継器は、受 信回路以外に分離回路、多重化回路、および光送信回路を含むため、これらの回路の低エネルギー 化も必要である。そこで本論文を締めくくるに当たって、本研究で得られた成果と到達点ならび に超高速集積回路に関する最近の成果を踏まえて、これらの回路を含めた中継器の低エネルギー 化ための展望を述べたい。

第3章および第5章に示したInP/InGaAs DHBTによるD-F/Fの最高動作速度の消費電力依存性 のシミュレーション結果から見積もると、20 Gbit/s 8 ビット多重化回路(MUX)および分離回路 (DEMUX)を 0.6 W 程度で実現できる可能性がある。送信器については、2.4 Gbit/s までは半導体 レーザを直接変調する方式が採られていたが、10 Gbit/s 以上の速度においては半導体レーザの チャービングと光ファイバの波長分散による波形劣化が課題となり、半導体レーザからのCW光 を光変調器で変調する方式が適している。光変調器ドライバについて、駆動電圧と動作速度の積 と消費電力の関係を図6.2 に示す[6.6]。多重量子井戸(MQW: <u>Multiple Quantum Well)</u>吸収型光変調 器の性能指数は 20 GHz/V まで到達している[6.7][6.8]。したがって、20 Gbit/s 光変調器ドライバ を 0.4 W の消費電力で実現することは原理的に可能である。以上の予測値をまとめると表6.1 の ようになる。自動温度制御(ATC: <u>Automatic Temperature Control</u>)と自動パワー制御(APC: <u>Automatic</u>



Power Control)を除けば、現在の商用機の光中継器と比較して2桁低エネルギーな中継器を実現で きる可能性があると考える。ATC、APCフリーとするためには、波長およびパワーの温度依存性 が小さい半導体レーザと光変調器の研究開発が今後重要となる。

| 動作速度      | 2.4 0 | bit/s  | 10 Gbit/s |              |  |
|-----------|-------|--------|-----------|--------------|--|
| 12.00     | [6.3] | [6.4]  | [6.5]     | 20 Gbit/s    |  |
| 3 R受信     | 7.5 W | 15.11/ | 14 W      | 0.6 W        |  |
| 1:8 DEMUX | -     | 12 W   | 10 W      | 0.6 W        |  |
| 8:1 MUX   | -     | 12 W   | 10 W      | <u>0.6 W</u> |  |
| E/O変換     | 6.5 W | 15 W   | 13 W      | 0.4 W        |  |

表 6.1 消費電力の比較

それでは、これをさらに1桁程度低エネルギー化することは可能であろうか? 本研究のアプローチと同様に受信回路と8ビットDEMUXを集積化する方策を採用する。さら に1桁低エネルギー化を目指すと、目標性能は図6.3の直線上となる。現状のチップ間インター フェース条件を用いると出力回路で450mW(8ビット+1クロックとして)程度の消費電力を必 要とする。したがって、最高速度 100 Gbit/s の内部回路を 200 mW 程度で実現しなければならな いことになる。このためには第3章で示したように極限性能に近いデバイス技術を用いる必要が ある。さらに重要な課題は100 Gbit/sの領域では集積回路チップ内部でさえ分布定数効果が顕在 化することである。チップ内部でインビーダンス整合設計を採ることは消費電力の増加を引き起 こし、本研究のアプローチと矛盾することになる。そこで、配線長を動作速度に反比例させる微 細化路線により集中定数回路設計法を踏襲するというアプローチが可能か否か考察してみる。第 3章の3R 機能回路の最長配線は VCOから D-F/F への約700 um の20 GHz クロック配線であっ た。この配線長は 20 GHz に対してほぼ 1/10 波長となっており分布定数効果が見え始める長さ である。100 GHzに対して集中定数回路設計法を踏襲すると、現状の1/5の微細化が必要となる。 3R機能回路で用いたトランジスタのエミッタ電極幅が1.2µm、全体の幅が10µmであり、これ を1/5とするためには最先端のCMOS LSIに用いられている加工技術が必要となる。したがって 不可能ではないとしても、開発リソースが必要となる。

1 桁低エネルギー化のアプローチを図6.3 に示す。上記のように、現状よりも1 桁程度低電力 なチップ間インターフェースの研究が重要テーマとなる。これにより、チップ間インターフェー



図 6.3 更なる低エネルギー化のシナリオ

ス消費電力制限を克服する。

現状のデバイスサイズを半分にすることは容易である。これにより面積が1/4となる。式(3.1) からわかるように、負荷容量が無視できる場合、HBTの動作速度は電流密度により決まる。した がって、この微細化により同一動作速度で1/4の低電力化が達成できる。デバイス技術で補えな い部分を回路技術でカバーする。本研究では従来型のD-F/Fを使用したが、Otsuji et al. [6.10] に より従来型と比較して2倍高速なスーパーダイナミック型F/Fが提案されている。第5章で示し た集積化受光回路とスーパーダイナミック型F/Fを組み合わせることにより40 Gbit/s 動作が可能 となるものと考える。この場合動作速度が2倍となっているが、半分の微細化により集中定数設 計は踏襲できる。低電力化回路技術としては CML (Current Mode Logic)の採用が効果的である。 CML は ECL からエミッタフォロアを削除したもので、負荷駆動能力は劣るもののエミッタフォ ロア分の省電力化が可能である。DEMUX 部にCML を採用できる。また、低電源電圧化も効果的 である[6.10]。以上のアプローチにより、受信系については現状と比較して約3桁の低エネルギー 化は可能であると推定する。

送信系においては、従来のハイブリッド構成を採る限り、光変調器の駆動電圧が低下しないと 低電力化は難しい。しかしながら、光変調器は本来高インビーダンスデバイスであり、ドライバ とのインターフェースを50Ωとする必然性はない。光変調器とドライバとのインターフェース に集中定数設計を適用できるような微細な実装技術あるいは光変調器とドライバとのモノリシッ ク集積化技術の開発が望まれる。HBTとMQWレーザを同一層構成で製造する試みがなされてお り[6.11]、光変調器とのモノリシック化に展開できれば、受光 OEIC 以上に効果的である。 6.3 まとめ

本研究の総括的結論と今後重要となる研究課題について述べた。既存動作原理の電子デバイス は性能限界に近づきつつある。この限界を打ち破るために、現在は未成熟であるが可能性を秘め たフォトニックデバイスとそれらを用いた全光ネットワークの研究への期待は極めて大きい。こ れらの実用性が見えるまでは超高速電子デバイスの果たす役割は大きい。本研究が今後のマルチ メディア社会の構築の一助となれば幸いである。 付 録

A.第2章の付録
A.1 基本方程式の導出
A.1.1 ポアソン方程式
式(2.1)と式(2.4)と矛盾しないように

 $\mathbf{B} = \nabla \times \mathbf{A}$  (A1)

$$\mathbf{E} = -\nabla \psi - \frac{\partial \mathbf{A}}{\partial t} \tag{A2}$$

により定義されるベクトルポテンシャルAとスカラーポテンシャルWを導入する。これらのポテ ンシャルは一義的に決るものではないため、任意性を拘束するゲージとしてローレンツゲージ

$$\nabla \cdot \mathbf{A} + \frac{1}{\sigma^2} \cdot \frac{\partial^2 \mathbf{A}}{\partial^2 t} = 0 \tag{A3}$$

を用いると、式(2.1)と式(2.2)は

$$\nabla^2 \mathbf{A} - \frac{1}{c^2} \cdot \frac{\partial^2 \mathbf{A}}{\partial^2 t} = -\mu \mathbf{J}$$
(A4)

$$\nabla^2 \psi - \frac{1}{c^2} \cdot \frac{\partial^2 \psi}{\partial^2 t} = -\frac{\rho}{\varepsilon} \tag{A5}$$

となる。ここで、cは光の速度である。これらの式を形式的に解くと、

$$A(\mathbf{r},t) = \frac{\mu}{4\pi} \int_{\mathbf{r}'} R^{-1} \mathbf{J}(\mathbf{r}',t-R/c) d^3 r'$$
(A6)

$$\psi(\mathbf{r},t) = \frac{1}{4\pi\varepsilon} \int_{-\infty}^{\infty} R^{-1} \rho(\mathbf{r}^*, t - R/c) d^3 r$$
(A7)

となる。ここで、

 $R = |\mathbf{r} - \mathbf{r}'|$  (A8)

つまり、場所r'からの寄与はR/cだけ過去にある電流密度および電荷密度によるものであること

### を示している。

今、解析対象としている時間のスケールに対して R/c が充分小さければ、その時刻での電流密 度および電荷密度でポテンシャルが決ることになる。この時、式(A7)よりポアソン方程式(2.8)が 得られる。

## A.1.2 ボルツマン方程式の近似

準平衡状態では散乱過程は緩和時間でを用いて

$$\left[\frac{\partial f}{\partial t}\right]_{\tau} = -\frac{f - f_0}{\tau} \tag{A9}$$

と近似できる。ただし、f<sub>0</sub>は熱平衡状態の分布関数である。電界の変化する時間スケールが緩和 時間と比較して大きい場合には、式(2.10)と式(A9)より

$$f(\mathbf{r}, \mathbf{k}, t) = f_0(\mathbf{r}, \mathbf{k}, t) - \tau \left(\frac{qE}{\hbar} \cdot \nabla_{\mathbf{k}} f + \mathbf{v} \cdot \nabla_{\mathbf{r}} f\right)$$
(A10)

ここで、等方的な放物型のパンド

$$\tilde{z} = \frac{\hbar^2 k^2}{2m_c} \tag{A11}$$

を仮定し、熱平衡状態での分布関数としてボルツマン分布

$$e^{0}(\mathbf{k}) = \exp\left(-\frac{E - E_{F}}{k_{B}T}\right) \tag{A12}$$

を用いる。ここに、m, は電子の有効質量、k<sub>n</sub>はポルツマン定数、T は温度である。分布関数の 熱平衡からのずれは非常に小さいものとすると、電流密度は次式により与えられる。

$$\mathbf{J}_{n} = -q \int_{\mathbf{k}} f(\mathbf{r}, \mathbf{k}, t) \mathbf{v} dk^{3}$$
$$= q \int_{\mathbf{k}} \tau \left( \frac{q\mathbf{E}}{\hbar} \cdot \nabla_{\mathbf{k}} f + \mathbf{v} \cdot \nabla_{\mathbf{r}} f \right) \mathbf{v} dk^{3}$$
(A13)

この式の第一項をドリフト電流成分  $\mathbf{J}_t$ 、第二項を拡散電流成分  $\mathbf{J}_j$ とすると、これらは次のように表される。

$$\mathbf{J}_{t} = q^{2}n \frac{\int \tau \frac{\partial f}{\partial E} (\mathbf{v} \cdot \mathbf{v}) dk^{3}}{\int \int f dk^{3}} \mathbf{E}$$

 $\mathbf{J}_{f} \approx q \nabla_{\mathbf{r}} \left( n \frac{\int_{\mathbf{k}} \overline{v}_{0}(\mathbf{v} \cdot \mathbf{v}) dk^{3}}{\int_{\mathbf{k}} f_{0} dk^{3}} \right)$ 

ここで,

 $\mu_{n} = q \frac{\int \mathbf{t} \frac{\partial f}{\partial E} (\mathbf{v} \cdot \mathbf{v}) dk^{3}}{\int \int f dk^{3}}$ (A16)

(A14)

(A15)

$$D_n = \frac{\int \overline{v}_0^r (\mathbf{v} \cdot \mathbf{v}) dk^3}{\int f_0 dk^3}$$
(A17)

で各々定義されるドリフト移動度と拡散係数を用いると、電流密度は式(2.11)のように記述できる。

ここで、式(A12)、式(A16)および式(2.11)から次のアインシュタインの関係式が成り立っていることがわかる。

$$\mu_n = \frac{q}{k_B T} D_n \tag{A18}$$

正孔についても同様に定式化できる。

## A.1.3 生成再結合および光照射による発生モデル

GaAs基板が半絶縁性となる機構としてドナー形再結合中心が浅いアクセプタを補償するという モデルを用いる[2.35]と、電子を放出して正に帯電している再結合中心密度は次の微分方程式で記 述される[2.34]。

- 98 -

$$\frac{dN_T^{\tau}}{dt} = -v_{th}\sigma_n N_T^{\tau}n + v_{th}\sigma_p N_T^0 p + v_{th}\sigma_n N_T^0 n_{1D} - v_{th}\sigma_p N_T^{\tau} p_{1D}$$
(A19)

により不純物密度依存性を表現する[2.36]。

ここで、 $v_n$ はキャリアの熱速度、 $\sigma_n$ は電子の捕獲断面積、 $\sigma_n$ は正孔の捕獲断面積、 $N_n$ は中性な 再結合中心密度、

$$n_D = n_i \exp\left[\left(E_T - E_i\right) / k_B T\right] \tag{A20a}$$

$$n_D = n_i \exp[(E_i - E_T)/k_BT]$$
(A20)

n,は真性キャリア密度、Erは再結合中心のエネルギー準位、E,はバンドギャップ中央のエネル ギー準位である。式(2.15a)と式(2.15b)の再結合率は次式で与えられる。

$$C_n = v_{th}\sigma_n N_T^+ n - v_{th}\sigma_n N_T^0 n_{1D} + C_R (np - n_i^2) + (C_{An}n + C_{Ap}p)(np - n_i^2)$$
(A21a)

$$V_{p} = v_{ih}\sigma_{p}N_{T}^{0}p - v_{ih}\sigma_{p}N_{T}^{+}p_{1D} + C_{R}(np - n_{i}^{2}) + (C_{An}n + C_{Ap}p)(np - n_{i}^{2})$$
(A21b)

ここで、C<sub>R</sub>は発光再結合の係数、C<sub>An</sub>とC<sub>Ap</sub>はオージェ再結合の係数である。簡単化のため、光 は図2.1のDEから下のGaAs基板で吸収されるものとする。光吸収に伴うキャリアの発生率は次 式で与えられる。

$$G_n = G_p = \frac{W_p}{h\nu} \exp\left[-\frac{\left(t-t_0\right)^2}{\sigma_t^2}\right] \exp\left[-\frac{\left(x-x_0\right)^2}{\sigma_x^2}\right] \alpha_{abs} \exp\left(-\alpha_{abs}\right)$$
(A22)

ここで、 $W_p$ は半導体に入射する光パルスのビーク電力密度、hvは光子エネルギー、 $t_e$ と $x_0$ は光 パルスがビークとなる時刻および GaAs 表面上の位置、 $\alpha_{abs}$ は吸収係数である。また、 $\sigma_i$ と光パ ルス幅 FWHMとの関係および $\sigma_i$ と  $1/e^2$ で定義される光ビーム径Dとの関係は、各々、

$$\sigma_{t} = \frac{FWHM}{2\sqrt{\ln 2}} \tag{A23}$$

$$\sigma_s = \frac{D}{2\sqrt{2}} \tag{A24}$$

である。式(A25a)と式(A25b)によりキャリア速度の電界強度依存性を表現し、式(A26a)と式(A26b)

 $v_{\eta}(F) = \frac{\mu_n F + v_{sn} \left(\frac{F}{F_{th}}\right)^4}{1 + \left(\frac{F}{F_{th}}\right)^4}$ 

$$v_p(F) = \frac{\mu_p F}{1 + \frac{\mu_p F}{v_{xp}}}$$

(A25b)

(A25a)

$$u_n = \mu_{n1} + \frac{\mu_{n2}}{\left(1 + \frac{N_D + N_A + n + p + N_T}{N_m}\right)^{a1}}$$
(A26a)

$$\mu_{p} = \mu_{p1} + \frac{\mu_{p2}}{\left(1 + \frac{N_{D} + N_{A} + n + p + N_{T}}{N_{rp}}\right)^{a2}}$$
(A26b)

- 101 -

- 100 -

A.1.4 電子の散乱確率[2.42]

a) Polar optical phonon  

$$\begin{split} \lambda_{v}(k) &= \frac{q^{2}m^{41/2}}{\sqrt{2h}} (\varepsilon_{*}^{-1} - \varepsilon_{0}^{-1}) \frac{1 + 2\alpha E}{\gamma^{1/2}(E)} F_{v}(E, E) \Big| \begin{bmatrix} N_{s} \\ N_{s} + 1 \Big] \\ &= \{E + \hbar \omega_{s} \} \\ F_{v}(E) &= E(1 + \alpha E) \\ N_{u} &= [\exp(\hbar \omega_{a} / k_{B}T) - 1]^{-1} \\ E &= \begin{cases} E + \hbar \omega_{s} \\ E - \hbar \omega_{s} \end{cases} \\ F_{v}(E, E) &= C^{-1} \Big[ A \ln \Big[ \frac{\gamma^{1/2}(E) + \gamma^{1/2}(E)}{\gamma^{1/2}(E) - \gamma^{1/2}(E)} \Big] + B \Big] \\ A &= [2(1 + \alpha E)(1 + \alpha E) + \alpha\{\gamma(E) + \gamma(E)\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)[4(1 + \alpha E)(1 + \alpha E) + \alpha\{\gamma(E) + \gamma(E)\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)[4(1 + \alpha E)(1 + \alpha E) + \alpha\{\gamma(E) + \gamma(E)\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)[4(1 + \alpha E)(1 + \alpha E) + \alpha\{\gamma(E) + \gamma(E)\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)[4(1 + \alpha E)(1 + \alpha E) + \alpha\{\gamma(E) + \gamma(E)\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)[4(1 + \alpha E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E)\} \Big]^{2} \\ C &= 4(1 + \alpha E)(1 + \alpha E')(1 + 2\alpha E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)[1 + 2\alpha E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)(1 + 2\alpha E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)(1 + 2\alpha E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E') + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E') + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E') + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)\gamma^{1/2}(E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E') + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)\gamma^{1/2}(E)(1 + 2\alpha E) + \alpha\{\gamma(E) + \gamma(E') + \gamma(E')\} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)\gamma^{1/2}(E)\gamma^{1/2}(E) + \alpha\{\gamma(E) + \alpha\{\gamma(E) + \gamma(E') + \gamma(E') + \gamma(E')} \Big]^{2} \\ B &= -2\alpha \gamma^{1/2}(E)\gamma^{1/2}(E)\gamma^{1/2}(E)\gamma^{1/2}(E) + \alpha\{\gamma(E) + \alpha\{\gamma(E) + \gamma(E') + \gamma(E') + \gamma(E') + \gamma(E') + \gamma(E') + \alpha\{\gamma(E) + \alpha\{\gamma(E) + \gamma(E') + \gamma($$

A.1.5 正孔の散乱確率[2.45][2.46]

 $Z_r, Z_r$  : number of valleys

```
a) Polar optical phonon
          \lambda_{\varphi}(k) = \frac{g^2 m^{\frac{1}{2}l/2} \omega_{\varphi}}{\sqrt{2}\hbar} \left( \varepsilon_{\infty}^{-1} - \varepsilon_{0}^{-1} \right) \frac{1}{\sqrt{E}} G_{\varphi} \left\{ \begin{matrix} N_{\varphi} \\ N_{\varphi} + 1 \end{matrix} \right\}
                                   \begin{split} N_{\rho} &= \left[ \exp(\hbar\omega_{\rho} / k_{B}T) - 1 \right]^{-1} \\ E &= \begin{cases} E + \hbar \omega_{a} \\ E - \hbar \omega_{a} \end{cases} \end{split}
      b) Non-polar optical phonon
          \lambda_{nij}(k) = \frac{(m_{ij}^{*})^{3/2} DK^2}{\sqrt{2 \pi \rho \omega_n h^3}} E^{-1/3} \left(\frac{m_{ij}^{*}}{m_{ij}^{*}}\right)^{3/2} \left\{ \frac{N_n}{N_n + 1} \right\}
                                  E_{n} = \begin{cases} \exp(\hbar\omega_{n}/k_{B}T) - 1 \\ E_{n} = \begin{cases} E + \hbar\omega_{n} \\ E - \hbar\omega_{n} \end{cases}
                                    DK^2 = 4 \left(\frac{\omega_n}{s_1}\right)^2 E_1^2
      c) Acoustic phonon
         \lambda_{aij}(k) = \frac{(2m*_{j})^{3/2} k_{B} T E_{1}^{2}}{2\pi \rho s^{2} \hbar^{4}} \sqrt{E} \sqrt{\frac{m*_{j}}{m*_{i}}} G_{aij}
                                  E_{\rm l}^2 = \left[\frac{1}{3} + \frac{2}{3} \left(\frac{s_l}{s_l}\right)^2\right] a^2 + \frac{C_l}{C_l} \left(h^2 + \frac{1}{2} d^2\right) \right]
                                   C_l = \frac{1}{5} \left( \Im c_{11} + 2 c_{12} + 4 c_{44} \right)
                                C_i = \frac{1}{5}(c_{11} - c_{12} + 3c_{44})
                                                                                 Notation
                      : effective mass
m^*
                                                                                        Ε
                                                                                                                    : energy
Emi
                     : optical dielectric constant
                                                                                    hw,
                                                                                                                   : phonon energy
                                                                                        \Xi_x = N_x
Ea
                     : static dielectric constant
                                                                                                                   : deformation energy
                      : nonparabolicity
α
                                                                                                                   : phonon ocupation number
P
                      : density
                                                                                        a,b, c
                                                                                                                : deformation potential constants
s, s<sub>l</sub>, s<sub>r</sub> : sound velocity
                                                                                        c1, c12, c44 : crystal elastic constants
```

- 102 -

# A.2 計算に用いたパラメータ値

| a) Mobilit | у                                                     |                 |                                                |
|------------|-------------------------------------------------------|-----------------|------------------------------------------------|
| $\mu_{n1}$ | 1000 cm <sup>2</sup> /Vs                              | $\mu_{p1}$      | $50 \text{ cm}^2/\text{Vs}$                    |
| $\mu_{n2}$ | 7300 cm <sup>2</sup> /Vs                              | $\mu_{p2}$      | $350 \text{ cm}^2/\text{Vs}$                   |
| Nm         | $10^{16}$ cm <sup>-3</sup>                            | Nm              | $5 \times 10^{16} \text{ cm}^{-3}$             |
| al         | 0.4                                                   | a2              | 0.4956                                         |
| Vsn        | $0.8 \times 10^7$ cm/s                                | Vsp             | 1.5 x 10 <sup>7</sup> cm/s                     |
| $F_{th}$   | 4.3 kV/cm                                             |                 |                                                |
| ) Recom    | pination                                              |                 |                                                |
| NT         | 1.0 x 10 <sup>16</sup> cm <sup>-3</sup>               | $E_{C} - E_{T}$ | 0.8 eV                                         |
| $\sigma_n$ | $1.0 \times 10^{-13} \text{ cm}^2$                    | $\sigma_{n}$    | $2.0 \times 10^{-18} \text{ cm}^2$             |
| CAR        | 1.926 x 10 <sup>-31</sup> cm <sup>6</sup> /s          | C.              | $1.12 \times 10^{-30} \text{ cm}^{6}/\text{s}$ |
| CR         | $1.0 \ge 10^{-10} \text{ cm}^3 / \text{s}$            | - Ap            |                                                |
| ) Optical  | absorption                                            |                 |                                                |
| alaha      | $= 4.32 \times 10^4 (hv - E_a)^{1/2} \text{ cm}^{-1}$ |                 |                                                |

## 付表 A2 解析に用いた材料バラメータ (GaAs) [2.47][2.48]

|                                     |       | Bulk mat               | erial paramete             | rs                |         |                         |  |
|-------------------------------------|-------|------------------------|----------------------------|-------------------|---------|-------------------------|--|
| Parameter Value                     |       | Value                  | Р                          | arameter          |         | Value                   |  |
| Lattice constant (Å)                |       | 5.642                  | LO phonon energy (eV)      |                   |         | 0.03536                 |  |
| Density (g/cm <sup>3</sup> )        |       | 5.36                   | Optical d                  | electric constant |         | 10.92                   |  |
| Electron affinity (eV)              |       | 4.07                   | Static dielectric constant |                   | 13.1    |                         |  |
| Sound velocity                      | SI    | 5.24 x 10 <sup>5</sup> | Crystal el                 | astic constants   | CIL     | 11.88 x 10 <sup>1</sup> |  |
| (cm/s)                              | $S_t$ | 3.34 x 10 <sup>5</sup> | (dyn/c                     | n <del>î</del> )  | C12     | 5.38 x 10 <sup>11</sup> |  |
|                                     |       |                        |                            |                   | C44     | 5.49 x 10 <sup>11</sup> |  |
| Deformation potential               | a     | 3.1                    |                            |                   |         |                         |  |
| constants (eV)                      | b     | -1.7                   |                            |                   |         |                         |  |
|                                     | c     | -4.4                   |                            |                   |         |                         |  |
|                                     | 1     | alley-Depender         | nt Material Pa             | rameters          |         |                         |  |
|                                     |       |                        | 13                         | Conduction-Bar    | nd Vall | iey                     |  |
| Parameter                           |       |                        | Г                          | L                 |         | X                       |  |
| Acoustic deformation potential (eV) |       | 7.0                    | 9.2                        |                   | 9.27    |                         |  |
| Effective mass (m*/m0)              |       |                        | 0.063                      | 0.222             | 0.222   |                         |  |
| Nonparabolicity (eV-1)              |       |                        | 0.61                       | 0.461             |         | 0.204                   |  |
| Valley separation (eV)              |       |                        | -                          | 0.33              |         | 0.522                   |  |
| Optical deformation pote            | ntial | (eV/cm)                | 0                          | 3 x 10            | 8       | 0                       |  |
| Optical phonon energy (             | eV)   |                        | -                          | 0.034             | 3       | 9                       |  |
| Intervalley deformation p           | otent | ial (eV/cm)            |                            |                   |         |                         |  |
| from $\Gamma$                       |       |                        | 0                          | 1 x 10            | 9       | $1 \times 10^{9}$       |  |
| from L                              |       |                        | $1 \ge 10^9$               | 1 x 10            | 9       | 5 x 10 <sup>8</sup>     |  |
| from X                              |       |                        | 1 x 10 <sup>9</sup>        | 5 x 10            | 8       | 7 x 10 <sup>8</sup>     |  |
| Intervalley phonon energy           | y (eV | ')                     |                            |                   |         |                         |  |
| from F                              |       |                        | 0                          | 0.027             | 8       | 0.0299                  |  |
| from L                              |       |                        | 0.0278                     | 0.029             | 0       | 0.0293                  |  |
| from X                              |       |                        | 0.0299                     | 0.029             | 3       | 0.0299                  |  |
| Number of equivalent val            | leys  |                        | 1                          | 4                 |         | 3                       |  |
|                                     |       |                        | Valence Ba                 | and               |         |                         |  |
| Parameter 1                         |       | Heavy I                | Hole                       | Light Hole        |         |                         |  |
| Effective mass (m*/m0)              |       | 0.45                   | 5                          | 0.082             |         |                         |  |

- 104 -

## 付表 A3 解析に用いた材料パラメータ (In<sub>oss</sub>Ga<sub>0.4</sub>,As) [2.49]-[2.51]

|                              |       | Bulk mate              | erial parameters       |               |        |                          |  |
|------------------------------|-------|------------------------|------------------------|---------------|--------|--------------------------|--|
| Parameter                    |       | Value                  | Parameter              |               |        | Value                    |  |
| Lattice constant (Å)         |       | 5.867                  | LO phonon en           | nergy (eV)    |        | 0.0327                   |  |
| Density (g/cm <sup>3</sup> ) | 5.48  |                        | Optical dielec         | tric constant | 1      | 11.09                    |  |
| Electron affinity (eV)       |       | 4.65                   | Static dielectr        | ic constant   |        | 13.85                    |  |
| Sound velocity               | SI    | 4.74 x 10 <sup>5</sup> | Crystal elastic        | constants     | C11    | 10.21 x 10 <sup>11</sup> |  |
| (cm/s)                       | S     | 3.01 x 10 <sup>5</sup> | (dyn/cm <sup>2</sup> ) |               | C12    | 4.98 x 10 <sup>11</sup>  |  |
|                              |       |                        |                        |               | C44    | 5.01 x 10 <sup>11</sup>  |  |
| Deformation potential        | a     | 2.606                  |                        |               |        |                          |  |
| constants (eV)               | Ь     | -1.747                 |                        |               |        |                          |  |
|                              | C     | -4.104                 |                        |               |        |                          |  |
|                              | 1     | alley-Depender         | nt Material Parame     | eters         |        |                          |  |
|                              |       |                        | Con                    | duction-Ban   | d Vall | ley                      |  |
| Parameter                    |       |                        | Г                      | L             |        | X                        |  |
| Acoustic deformation pot     | entia | l (eV)                 | 9.2                    | 9.2           |        | 9.2                      |  |
| Effective mass (m*/m0)       |       |                        | 0.0463                 | 0.256         |        | 0.529                    |  |
| Nonparabolicity (eV-1)       |       |                        | 1.18                   | 0.22          |        | 0.049                    |  |
| Valley separation (eV)       |       |                        | 1                      | 0.55          |        | 0.67                     |  |
| Optical deformation poter    | ntial | (eV/cm)                | 0                      | 3 x 10        | 8      | 0                        |  |
| Optical phonon energy (eV)   |       |                        | 4                      | 0.034         | 3      | -                        |  |
| ntervalley deformation p     | otent | ial (cV/cm)            |                        |               |        |                          |  |
| from T                       |       |                        | 0                      | 1 x 10        | 9      | $1 \times 10^{9}$        |  |
| from L                       |       |                        | 1 x 10 <sup>9</sup>    | 1 x 10        | 9      | 9 x 10 <sup>8</sup>      |  |
| from X                       |       |                        | 1 x 10 <sup>9</sup>    | 9 x 10        | 8      | 9 x 10 <sup>8</sup>      |  |
| Intervalley phonon energy    | (ev   | 5                      |                        |               |        |                          |  |

0

0.0299

1

Heavy Hole

0.61

Valence Band

0.027

0.027

0.029

0.0293

4

Light Hole

0.0588

0.0299

0.0293

0.0299

3

from **Γ** 

from L

from X

Number of equivalent valleys

Parameter

Effective mass (m\*/mn)

# 付表A4 解析に用いた材料パラメータ (In<sub>0.52</sub>Al<sub>0.48</sub>As) [2.50][2.52]-[2.54]

|                                                                                                  | Bulk material parameters |                                                 |                                                                                                                 |                                    |                                                       |  |  |
|--------------------------------------------------------------------------------------------------|--------------------------|-------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|------------------------------------|-------------------------------------------------------|--|--|
| Parameter                                                                                        |                          | Value                                           | Parameter                                                                                                       | Value                              |                                                       |  |  |
| Lattice constant (Å)<br>Density (g/cm <sup>3</sup> )<br>Electron affinity (eV)<br>Sound velocity |                          | 5.867<br>4.75<br>4.12<br>4.97 x 10 <sup>5</sup> | LO phonon energy (eV)<br>Optical dielectric constant<br>Static dielectric constant<br>Crystal elastic constants |                                    | 0.041<br>10.28<br>12.42<br>11 10.10 x 10 <sup>1</sup> |  |  |
| (cm/s)<br>Deformation potential                                                                  | a                        | 3.27 x 10 <sup>-3</sup><br>2.548                | (dyn/cnŕ)                                                                                                       | C <sub>12</sub><br>C <sub>44</sub> | 5.089 x 10 <sup>1</sup><br>4.886 x 10 <sup>1</sup>    |  |  |
| constants (eV)                                                                                   | c                        | -1.656<br>-3.504                                |                                                                                                                 |                                    |                                                       |  |  |

#### Valley-Dependent Material Parameters Conduction-Band Valley Parameter Г L X Acoustic deformation potential (eV) 9.2 9.2 9.2 Effective mass (m\*/m0) 0.084 0.274 0.496 Nonparabolicity (eV-1) 0.571 0.204 0.147 Valley separation (eV) 0.23 0.39 Optical deformation potential (eV/cm) 0 3 x 108 0 Optical phonon energy (eV) 0.0343 Intervalley deformation potential (eV/cm) from **Γ** 0 $1 \times 10^{9}$ 1 x 10<sup>9</sup> from L $1 \times 10^9$ $1 \times 10^{9}$ 9 x 10<sup>8</sup> from X 1 x 10<sup>9</sup> 9 x 10<sup>8</sup> 9 x 10<sup>8</sup> Intervalley phonon energy (eV) from **Γ** 0 0.0278 0.0299 from L 0.0278 0.029 0.0293 from X 0.0299 0.0293 0.0299 Number of equivalent valleys 1 4 3 Valence Band Parameter Heavy Hole Light Hole Effective mass (m\*/mo) 0.677 0.086

### 付表 A5 解析に用いた材料パラメータ (InP) [2.48][2.51][2.52]

|                        | Bulk material parameters |                        |                            |            |                          |  |  |
|------------------------|--------------------------|------------------------|----------------------------|------------|--------------------------|--|--|
| Parameter              | Value                    |                        | Parameter                  | Value      |                          |  |  |
| Lattice constant (Å)   |                          | 5.867                  | LO phonon energy (eV)      |            | 0.043                    |  |  |
| Electron affinity (eV) |                          | 4.4                    | Static dielectric constant |            | 12.35                    |  |  |
| Sound velocity         | SI                       | 5.14 x 10 <sup>5</sup> | Crystal elastic constants  | CII        | 10.22 x 10 <sup>11</sup> |  |  |
| (cm/s)                 | 51                       | 3.10 x 10*             | (dyn/ettr )                | C12<br>C44 | 4.60 x 10 <sup>11</sup>  |  |  |
| Deformation potential  | a                        | 2.8                    |                            |            |                          |  |  |
| constants (eV)         | b                        | -1.55                  |                            |            |                          |  |  |
|                        | с                        | -4.4                   |                            |            |                          |  |  |

Valley-Dependent Material Parameters

|                                       |                     | Conduction-Band Vall | alley               |  |
|---------------------------------------|---------------------|----------------------|---------------------|--|
| Parameter                             | Ē.                  | L                    | X                   |  |
| Acoustic deformation potential (eV)   | 8.0                 | 8.0                  | 8.0                 |  |
| Effective mass (m*/m0)                | 0.078               | 0.26                 | 0.325               |  |
| Nonparabolicity (eV <sup>-1</sup> )   | 0.83                | 0.23                 | 0.38                |  |
| Valley separation (eV)                |                     | 0.54                 | 0.775               |  |
| Optical deformation potential (eV/cr  | n) ()               | $3 \times 10^8$      | 0                   |  |
| Optical phonon energy (eV)            | -                   | 0.0343               | -                   |  |
| Intervalley deformation potential (eV | 7/cm)               |                      |                     |  |
| from T                                | 0                   | $1 \times 10^9$      | $1 \times 10^{9}$   |  |
| from L                                | 1 x 10 <sup>9</sup> | 1 x 10.9             | 9 x 10 <sup>8</sup> |  |
| from X                                | 1 x 10 <sup>9</sup> | 9 x 10 <sup>8</sup>  | 9 x 10 <sup>8</sup> |  |
| Intervalley phonon energy (eV)        |                     |                      |                     |  |
| from <b>Γ</b>                         | 0                   | 0.0278               | 0.0299              |  |
| from L                                | 0.0278              | 0.029                | 0.0293              |  |
| from X                                | 0.0299              | 0.0293               | 0.0299              |  |
| Number of equivalent valleys          | 1                   | 4                    | 3                   |  |
|                                       | Valence E           | Band                 |                     |  |
| Parameter                             | Heavy Hole          | Light Hole           |                     |  |
| Effective mass (m*/m <sub>0</sub> )   | 0.45                | 0.12                 |                     |  |

## B. 第3章の付録

B.1 ECLの遅延時間近似式

式(2.1)中の微分エミッタ抵抗と拡散容量は次式で与えられる。

$$r_{D} = \frac{0.15}{I_{C}}$$
(B1)  
$$C_{D} = \frac{\tau_{f}}{\tau_{D}} = \frac{\tau_{f} I_{C}}{0.15}$$
(B2)

式(3.1)を用いて計算した遅延時間と回路シミュレーションにより求めた遅延時間の比較を付表B1 に示す。比較に用いたデバイスパラメータはMatsuoka et al. [3.19]により報告されているものであ る。式(3.1)による計算値は2%の精度で回路シミュレーション結果と一致しており、極めて良い 近似式であることがわかる。

付表 B1 近似式と回路シミュレーションの比較

| Parameters                             | Values Propagation Delays  |                                  |                               |
|----------------------------------------|----------------------------|----------------------------------|-------------------------------|
| 1 <sub>c</sub>                         | 5.0 mA                     | Calculated by (1) - (3)          | 8.21 ps                       |
| τ <sub>j</sub><br>R <sub>B</sub><br>R, | 0.93 ps<br>45.7 Ω<br>100 Ω | 1st term<br>2nd term<br>3rd term | 0.93 ps<br>1.42 ps<br>1.95 ps |
| CD<br>CBC                              | 31.0 fF<br>8.0 fF          | 4-th term<br>5-th term           | 1.84 ps<br>2.07 ps            |
| CBCer                                  | 9.0 fF                     | Circuit Simulation               | 8.08 ps                       |

式(B1)と(B2)を式(3.1)に代入して、R<sub>L</sub>で偏微分すると最小値が得られる。その最小値は 次式で与えられる。

$$t_{pd(\min)} = \tau_f + R_B C_{BC} \left( 2 + \frac{V_{SW}}{0.15} \right) + 2 \sqrt{\frac{\tau_f R_B (C_{BC} + C_{BCex}) V_{SW}}{0.15}} \left( 2 + \frac{0.15}{V_{SW}} \right)$$
(B3)

ここに、最小値を与える負荷抵抗は

$$R_{L} = \sqrt{\frac{\tau_{f} R_{B} V_{SW}}{0.15 \left(2 + \frac{0.15}{V_{SW}}\right) (C_{BC} + C_{BCex})}}$$
(B)

である。ここで、簡単化のために、CBCaを無視しきの、

(注)) 付表 B1 から 20 % 程度の誤差が生ずることとなる。

$$\tau_{f} = \frac{1}{2\pi f_{f}}$$
(B5)

$$\frac{0.15}{V_{SW}} \ll 2$$
 (B6)

$$f_{\max} = \sqrt{\frac{f_T}{8\pi R_B C_{BC}}}$$
(B7)

を用いると式(3.2)が得られる。

## B.2 SCFLの遅延時間近似式

ECL についての Tien[3.18]の手法と同様に、付図 B1 に示す SCFL インバータの等価回路の入出 力伝達関数を求める。電流スイッチの出力 $\nu_{acc}$  は内部インビーダンス $R_{L}$ を持つテブナン電圧源と して考える[3.18]。電流スイッチについて節点方程式を立てると、次のようになる。

| $v_{o(C)} + g_{m(C)}R_L v_{gs} + g_{ds}R_L v_{o(C)} + sR_L C_{ds}$ | $C_{C}(r) + sR_L C_{gd(C)} \left( v_{\sigma(C)} - v_{gs} \right) = 0$ | (B8) |
|--------------------------------------------------------------------|-----------------------------------------------------------------------|------|
|--------------------------------------------------------------------|-----------------------------------------------------------------------|------|

(B9)

 $v_{gs}' - v_i + sR_gC_{gs(C)}v_{gs}' + sR_gC_{gd(C)}(v_{gs}' - v_{o(C)}) = 0$ 

Source foreven  

$$V_{ij}$$
 $V_{ij}$ 
 $V_{$ 

(a) インバータ回路図 (b) 電流スイッチの等価回路 (c) ソースフォロアの等価回路

## これらを連立して解くと、伝達関数は次式で表現できる。

$$A(s) = \frac{g_{m(C)} - sC_{gd(C)}}{(\frac{1}{R_{c}} + g_{d_{1}} + sC_{gd(C)} + sC_{d_{1}})[1 + s(C_{gd(C)} + C_{gd(C)})R_{g}] + sC_{gd(C)}R_{g}g_{m(C)} - s^{2}C_{gd(C)}^{2}R_{g}}$$
(B)

ソースフォロアについても同一の手順を採ると、伝達関数は次式となる。

$$B(s) = \frac{-g_{m(F)} - sC_{p(F)}}{\left(g_{m(F)} + g_{d_{\ell}} + \frac{1}{R_{s}} + sC_{\ell}(F) + sC_{d_{\ell}} + sC_{\ell}\right)\left[1 + s(C_{p(F)} + C_{\ell\delta(F)})R_{L}'\right] - sC_{p(F)}R_{L}'g_{m(F)} - s^{2}C_{p(F)}R_{L}'}$$

10)

Ashar[3.20]の定義によれば、伝搬遅延時間は各々、次のように与えられる。

$$D_{CS} = \left[ -\frac{dA(s)/ds}{A(s)} \right]_{s=0} \\ \frac{C_{gd(C)}}{g_{m(C)}} + \frac{R_L(C_{gd(C)} + C_{ds}) + R_L R_g g_{m(C)} C_{gd(C)}}{1 + R_L B_{ds}} + R_g (C_{gs(C)} + C_{gd(C)})$$
(B12)

$$D_{SF} = \left[ -\frac{dB(s)/ds}{B(s)} \right]_{s=0}$$
  
=  $C_{gd(F)}(R_L + R_g) + C_{gn(F)}[R_L + R_g + \frac{1 - g_{m(F)}(R_L + R_g)}{g_{m(F)} + g_{dd} + \frac{1}{R_g}} - \frac{1}{g_{m(F)}} \right] + \frac{C_L + C_{ds}}{g_{m(F)} + g_{ds} + \frac{1}{R_g}}$  (B13)

インバータの伝搬遅延時間は式(B12)と式(B13)の和で与えられる。ここで、添え字に(C)(F)を付与 したパラメータはバイアス電圧依存性を有しており、動作電圧範囲の平均値で近似する。ゲート 容量は次式で与えられる。

$$C_{gi} = \frac{\int_{V_{gi}}^{V_{gi2}} C_{gi0} (1 - \frac{V}{\phi})^{-m} dV}{V_{gi2} - V_{gi1}} + C_{pi} \qquad (i = s, d)$$
(B14)

ここで、 $V_{gal} \ge V_{gal}$ は各々最小、最大電圧、 $C_{gal}$ はゼロバイアス時の容量、 $\phi$ はビルトイン電圧、  $C_{pa}$ は寄生容量である。相互コンダクタンスについては、 $g_{m(G)} = g_{mmax}/2$ 、 $g_{m(f)} = g_{mmax}(g_m)$ の最大値) とする。

3.2 で述べたゲート長 0.2 µm の対称型 GaAs MESFET を用いたインバータの遅延時間の実験値 [3.21]と近似式による計算値との比較を行った結果を付表B2に示す。同表にはインバータに用い られているゲート幅 10 µm のFETのデバイスパラメータ[3.22]を付記している。ソースフォロア の $R_s$ はFET電流源で実現しているため、 $1/g_d$ とした。負荷容量 $C_L$ は次式で与えられる次段電流スイッチFETの入力容量で近似した。

 $C_L = C_{gs(C)} + \left(1 + A_v\right)C_{gd(C)}$ 

(B15)

ただし、 $A_c$ は電圧利得(= $g_{m(c)}R_L/(1+R_tg_d)$ )である。また、ゲート電圧範囲は回路シミュレーションより次のように決定した。

 $V_{sel} = -0.12$  V,  $V_{sel} = 0.67$  V,  $V_{sel} = -1.47$  V,  $V_{sel} = 0.22$  V (電流スイッチ)

 $V_{a1} = 0.57 \text{ V}, V_{a2} = 0.68 \text{ V}, V_{a3} = -0.95 \text{ V}, V_{a3} = -0.05 \text{ V}$   $(\mathcal{V} - \mathcal{R} \,\mathcal{T} \,\mathcal{T} \,\mathcal{T} \,\mathcal{T})$ 

近似式による計算値は、回路シミェレータ(HSPICE)による結果と2%の精度で、また実験値と は7%の精度で一致している。

付表 B2 近似式、回路シミュレーション、実験[3.21]の比較

| Parameters                                                              | Values                                                                      | Propagation Delays                                                     |                                                          |                                                                      |  |
|-------------------------------------------------------------------------|-----------------------------------------------------------------------------|------------------------------------------------------------------------|----------------------------------------------------------|----------------------------------------------------------------------|--|
| 8 mmuzz                                                                 | 4.04 mS                                                                     | Calculated by this                                                     | model 1                                                  | 8.2 ps                                                               |  |
| $g_{di}$<br>$R_g$<br>$R_L$<br>$C_{g0}$<br>$\phi$<br>m<br>$C_p$<br>$C_d$ | 0.384 mS<br>0.875 Ω<br>800 Ω<br>6.5 fF<br>0.8 V<br>0.88<br>1.0 fF<br>0.5 fF | 1st term<br>2nd term<br>3rd term<br>HSPICE Simulati<br>Measured [2,22] | Current Switch<br>2.67 ps<br>3.61 ps<br>0.01 ps<br>on l' | Source Follower<br>4.32 ps<br>2.34 ps<br>5.24 ps<br>7.9 ps<br>7.0 ps |  |

## B.3 実験に用いたL-BCTの構成

L-BCT のエピタキシャル層構成を付表 B3 に示す。デバイスAとBはMBE により結晶成長され、ペースドーパントはペリリウム Beである。デバイスCはMOCVD により結晶成長され、ペースドーパントはカーボンCである。

## 付表 B3 HBT のエピタキシャル層構成[3.19][3.31][3.32]

|            | Device       | A                                                                        | В                           | 1                              | C                                                                |  |
|------------|--------------|--------------------------------------------------------------------------|-----------------------------|--------------------------------|------------------------------------------------------------------|--|
|            | Emater Cap   | n <sup>*</sup> -InGaAs 40 nm 2x10 <sup>19</sup> cm <sup>3</sup>          | 60 % In                     | nº -InGaAs 40 nm               | 2x10 <sup>19</sup> cm <sup>-1</sup> 65 % In                      |  |
| Layer      |              | n <sup>*</sup> -InGaAs 50 nm 2x10 <sup>19</sup> cm <sup>-3</sup>         | 0 - 60 % In                 | a -InGaAs 50 mm                | 2x10 <sup>19</sup> cm <sup>-1</sup> 0 - 65 % in                  |  |
|            |              | n <sup>*</sup> -GaAs 160 nm 2x10 <sup>19</sup> cm <sup>-3</sup>          |                             | n"-GaAs 160 nm                 | 3x10 <sup>19</sup> cm <sup>-3</sup>                              |  |
|            | Emitter      | N*-AlGaAs 30 nm 2x10 <sup>18</sup> - 2x10 <sup>19</sup> cm <sup>-1</sup> | 3 30 - 0 % Al               | N*-AlGaAs 30 nm 3x             | 10 <sup>17</sup> -2x10 <sup>18</sup> cm <sup>-1</sup> 26 - 0 % A |  |
|            |              | N-AlGaAs 20 nm 3x10 <sup>17</sup> - 2x10 <sup>18</sup> cm                | 30 % AI                     | N AIG-A- 50 7-10 <sup>17</sup> |                                                                  |  |
|            |              | N-AlGaAs 30 nm 3x10 <sup>17</sup> cm <sup>3</sup>                        | 12 -30 % Al                 | N-AlQaAS 50 nm                 | 3x10 cm 20 % Al                                                  |  |
|            | Base         | P*-AlGaAs 40 nm 4x10 <sup>19</sup> cm <sup>-3</sup>                      | 0-12 % Al                   | p <sup>+</sup> -GaAs 50 nm     | 6x10 <sup>19</sup> cm <sup>-3</sup>                              |  |
|            | Collector    | $n^4$ -GaAs 10 nm $2x10^{18}$ cm $^{-1}$                                 |                             |                                |                                                                  |  |
|            |              | n -GaAs 130 nm -10 <sup>16</sup> cm <sup>-3</sup> n -GaAs 220,           | 280 nm -10 <sup>18</sup> cm | n' -GaAs 210 nm                | -10 <sup>16</sup> cm <sup>-3</sup>                               |  |
|            |              | $p^{+}$ -GaAs 10 nm 4x10 <sup>18</sup> cm <sup>-3</sup>                  |                             |                                |                                                                  |  |
|            |              | n <sup>*</sup> -GaAs 200 nm 4x10 <sup>18</sup> cm <sup>-3</sup>          |                             | _                              |                                                                  |  |
|            | Subcollector | n -GaAs 800 nm 1x10 <sup>19</sup> cm                                     |                             | nº -GaAs 800 nm                | 3x10 <sup>18</sup> cm <sup>-3</sup>                              |  |
| Base Metal |              | Ti/Pt/Au                                                                 | PUTI/PUAu                   |                                |                                                                  |  |

C. 第4章の付録

C.1 半導体レーザのレート方程式中の記号の意味[4.4][4.5][4.12][4.13]

| $I_t = \frac{qV_an}{\tau_{ns}}$              | $b = \frac{B_{\rm i} \tau_{n\rm i}^2}{q V_{\rm \mu}}$ | $I_{sp} = \beta \bigg( \frac{\tau_{ns}}{\tau_s} I_1 + b I_1^2 \bigg)$ |
|----------------------------------------------|-------------------------------------------------------|-----------------------------------------------------------------------|
| $\tau_{ny}^{-1} = \tau_n^{-1} + \tau_y^{-1}$ | $l_g = gC_pS_n$                                       | $C_p = qV_aS_c$                                                       |
| $R_p = \frac{\tau_p}{C_p}$                   | $S_n = \frac{S}{S_c}$                                 | $g = \frac{g_0}{1 + \varepsilon S}$                                   |

記号の意味は次の通りである。

| る割台 |
|-----|
|     |
|     |

式(4.1)(4.2)において、電子と光子の雑音1msと1msは次式で与えられる[4.9]。

 $I_{nn} = q V_{\mu} \frac{r_{\nu}}{\sqrt{\Delta t}}$ (C1)

$$I_{n_2} = q V_e \left( c_i \frac{r_e}{\sqrt{\Delta t}} + \sqrt{1 - c_i^2} \frac{r_i}{\sqrt{\Delta t}} \right)$$
(C2)

ただし、

$$V_{e} = \sqrt{\frac{I + I_{1} + bI_{1}^{2} + I_{g}}{q}}$$
(C3)

$$V_i = \sqrt{\frac{I_g + I_{sp}}{q} + V_a} \frac{S}{\tau_p} \tag{C4}$$

 $c_i V_e V_i = -\frac{f_g + I_{sp}}{q}$ (C5)

ここで、r,、r,は正規乱数、Διは解析時間間隔である。

C.2 受光デバイスの詳細

式(4.6)中の速度 $v_e \ge v_p$ は式(A25a)(A25b)を用いて計算する。また、 $I_e$ はpin-PDについては吸収層の厚さ、MSM-PDについては電極間隔とする。電子と正孔の速度を計算する時の電界強度はMSM-PDとpin-PDについて、各々

$$F = \frac{V_h}{I_a}$$
(C6a

$$F = \frac{V_b - V_{bi}}{l_a}$$
(C6b)

で近似する。ここに、V<sub>b</sub>はカソード-アノード間電圧、V<sub>b</sub>は pin-PD のビルトイン電圧である。 キャリア数の変化は次の微分方程式式で記述される。

$$\frac{N}{l_t} = -\frac{N}{\tau_n} + \eta_{pd} \frac{W(t)}{hv}$$
(C7a)

$$\frac{dP}{dt} = -\frac{P}{\tau_p} + \eta_{pd} \frac{W(t)}{h\nu}$$
(C7b)

ここで、η<sub>μ</sub>は量子効率である。電子と正孔の走行時間は、各々。

$$\tau_n = \frac{I_a}{v_n}$$
(C8a)

$$\tau_p = \frac{l_a}{v_p} \tag{C8b}$$

-115 -

により近似する。

- 114 -

本論文をまとめるに当たり、東京大学大規模集積システム設計教育研究センター。 浅田邦博教授に御指導、御鞭撻を賜わりました。ここに慎んで御礼申し上げます。

東京大学大学院工学系研究科電子工学専攻、神谷武志教授には本研究開始後、高速受光デバイ スに関して御指導、御討論を頂くとともに、本論文をまとめるに当たり有益な御教示を賜わりま した。厚く御礼申し上げます。

東京大学大規模集積システム設計教育研究センター、鳳紘一郎教授、東京大学大学院工学系研 究科電子工学専攻、保立和夫教授、東京大学生産技術研究所、売川泰彦教授、東京大学大学院工 学系研究科電子工学専攻、中野義昭助教授には、本論文の構成を考える上で有益な御教示を賜わ りました。深く御礼申し上げます。

本研究は、筆者が1988年から1996年の間にNTT LSI研究所、システムエレクトロニク ス研究所において行ったものである。本研究の機会を与え、御指導、御鞭撻を頂いた向井久和氏 (現沖電気工業)、池田博昌氏(現大阪大学)、須藤常太氏(現横河電機),酒井保良氏(現国際 電気通信基礎技術研究所)、荒井英輔氏(現名古屋工業大学)、石田晶氏(現住友電工)、家田信 明氏(現NTTエレクトロニクス)、堀口勝治氏(現NTTエレクトロニクス)、岩田穆氏(現 広島大学)、赤沢幸雄氏(現NTTグループ企業本部)に深く感謝いたします。

本論文をまとめるに当たり多大な激励を頂いた吉村寛氏(現 NTT光ネットワークシステム研 究所)に深く感謝いたします。

本研究の素地となったMOSデバイスおよび回路設計について御指導を頂いた有吉昶氏(現村 田製作所)、大和田允彦氏(現NTTエレクトロニクス)、木村忠勝氏(現NTTエレクトロニ クス)、笠井良太氏(現NTTシステムエレクトロニクス研究所)に深く感謝いたします。

高速回路およびパッケージ設計に関して有益な御討論を頂いた今井祐記氏(現NTTグループ 企業本部)、市野晴彦氏(現NTT光ネットワークシステム研究所)、菊池博行氏(現NTT光 ネットワークシステム研究所)、石原昇氏(現NTT光エレクトロニクス研究所)、柴田随道氏(現 NTTシステムエレクトロニクス研究所)、中村誠氏(現NTT光エレクトロニクス研究所)、米 田浩一氏(現NTT光ネットワークシステム研究所)、光デパイスの測定に関して御教示頂いた 水妻忠夫氏(現NTTシステムエレクトロニクス研究所)、尾辻泰一氏(現NTT光ネットワー クシステム研究所)、品川満氏(現NTTシステムエレクトロニクス研究所)、高橋亮氏(現N TT光エレクトロニクス研究所)、米山幹夫氏(現NTT光ネットワークシステム研究所)、高橋亮氏(現N TT光エレクトロニクス研究所)、米山幹夫氏(現NTT光ネットワークシステム研究所)、佐野 公一氏(現NTT光ネットワークシステム研究所)、化合物半導体デバイスについて有益な御討 論を頂いた石井康信氏(現NTTシステムエレクトロニクス研究所)、榎木孝知氏(現NTTシ ステムエレクトロニクス研究所)、ペテロ接合パイポーラトランジスタのデバイスおよびプロセス 技術を担当された石橋忠夫氏(現NTTシステムエレクトロニクス研究所)、松岡裕氏(現NT T光エレクトロニクス研究所)、山幡章司氏(現NTTシステムエレクトロニクス研究所)、中島 裕樹氏(現NTTシステムエレクトロニクス研究所)、栗島賢二氏(現NTTシステムエレクト ロニクス研究所)、GaAs MESFETのデバイスおよびプロセス技術を担当された山根康朗氏(現N TTシステムエレクトロニクス研究所)をはじめとする職場の各位に深く感謝いたします。

中川清司氏(現山形大学)、萩本和男氏(現NTT長距離事業本部)、宮本裕氏(現NTT光 ネットワークシステム研究所)には光伝送方式の観点から貴重な御意見を頂きました。あらため て感謝申し上げます。

最後に、忍耐強く著者を支えた妻、香に心から感謝の意を表したい。

# 参考文献

## 第1章

[1.1] 岩橋、福富、"F-400M 方式の概要,"通研実報, vol. 32, pp. 575-582, 1983.
 [1.2] 木村、中川、"F-1.6G 方式の概要,"通研実報, vol. 36, pp.153-160, 1987.
 [1.3] CCIFT BLUE BOOK: Recommendation G.707; G.708; G.709, 1989.

[1.4] 辻、坪井、新井、"2.4Gb/s 新同期光伝送方式," NTT R&D, vol. 40, pp. 667-678, 1991.

[1.5] Special issue on multiwavelength optical technology and networks, J. Lightwave Technol., vol. 14, no. 6, 1996.

[1.6] H. Onaka, H. Miyata, G. Ishikawa, K. Otsuka, H. Ooi, Y. Kai, S. Kinoshita, M. Seino, H. Nishimoto, and T. Chikama, "1.1 Tb/s WDM transmission over a 150 km 1.3 µm zero-dispersion single-mode fiber," in *Tech. Dig. OFC'96* (San Jose, CA), Feb. 1996, paper PD19.

[1.7] A. H. Gnauck, A. R. Chraplyvy, R. W. Tkach, J. L. Zyskind, J. W. Sulhoff, A. J. Lucero, Y. Sun, R. M. Jopson, F. Forghieri, R. M. Derosier, C. Wolf, and A. R. McCormick, "One terabit/s transmission experiment," in *Tech. Dig. OFC'96* (San Jose, CA), Feb. 1996, paper PD20.

[1.8] T. Morioka, T. Takara, S. Kawanishi, O. Kamatani, T. Takiguchi, K. Uchiyama, M. Saruwatari, H. Takahashi, M. Yamada, T. Kanamori, and H. Ono, "100 Gbit/s x 10 channel OTDM/WDM transmission using a single supercontinum WDM source," in *Tech. Dig. OFC'96* (San Jose, CA), Feb. 1996, paper PD21. [1.9] K. Hagimoto, K. Iwatsuki, A. Takada, M. Nakazawa, M. Saruwatari, K. Aida, K. Nakagawa, and M. Horiguchi, "A 212 km non-repeatered transmission experiment at 1.8 Gb/s using LD pumped Er<sup>3+</sup> - doped fiber amplifiers in an IM/direct-detection repeater system," in *Tech. Dig. OFC'89* (Houston, TX) Feb. 1989, PD-15.

[1.10] 加本、金森、河原田、永野、"高速光中維器用集積回路、"通研実報, vol. 34, pp.1453-1462, 1985.

[1.11] 鈴木、赤沢、吉開、萩本、"F-1.6G 方式用集積回路," 通研実報, vol. 36, pp.177-186, 1987. [1.12] Y. Yamane, T. Enoki, S. Sugitani, and M. Hirayama, "5.9 ps/gate operation with 0.1 µm gate-length GaAs MESFET's," in *IEDM Tech. Dig.* (San Francisco, CA), Dec. 1988, pp. 894-896.

[1.13] K. Hagimoto, Y. Miyagawa, Y. Miyamoto, M. Ohhashi, M. Ohhata, K. Aida, and K. Nakagawa, "A 10 Gb/s long-span fiber transmission experiment employing optical amplification techniques and monolithic IC technology," in *Tech. Dig. IOOC* (Kobe, Japan), July 1989, paper 20PDPA-6.

[1.14] J. Akagi, Y. Kuriyama, K. Morizuka, M. Asaka, K. Tsuda, M. Obara, H. Yamakawa, and H. Ibe, "GaAs/AlGaAs HBT technology for 10 Gbit/s optical communication," in *Proc. the 16th International Symposium on Gallium Arsenide and Related Compounds* (Karuizawa, Japan), Sept. 1989, pp. 695-700.

[1.15] N. Ishihara, O. Nakajima, H. Ichino, Y. Yamauchi, "9 GHz bandwidth, 8-20 dB controllable-gain monolithic amplifier using AlGaAs/GaAs HBT technology," *Electron. Lett.*, vol. 25, pp. 1317-1318, 1989, [1.16] M. Yust, N. Bar-Chaim, S. H. Izadpanah, S. Margalit, I. Ury, D. Wilt, and A. Yariv, "A monolithically integrated optical repeater," *Appl. Phys. Lett.*, vol. 35, pp. 795-797, 1979.

[1.17] T. Horimatsu, M. Sasaki, H. Yamashita, T. Okiyama, T. Ohtsuka, K. Iguchi, H. Hamaguchi, and T. Nakagami, "High-speed photoreceiver front-end module with a monolithic PIN/FET and a GaAs amplifier," in *Proc. ECOC*'84, 1984, pp. 222-223.

[1.18] H. Wang and D. Ankri, "Monolithic integrated photoreceiver implemented with GaAs/GaAlAs heterojunction bipolar photransistor and transistor," *Electron. Lett.*, vol. 22, pp. 391-393, 1986. [1,19] K. Matsuda, M. Kubo, K. Ohnaka, and J. Shibata, "A monolithically integrated InGaAs/InP photoreceiver operating with a single 5 V power supply," in Proc. ECOC'87, 1987, pp. 39-42.

[1.20] S. Chandrasekhar, J. C. Campbell, A. G. Dentai, C. H. Joyner, G. J. Qua, A. H. Gnauck, and M. D. Fener "Integrated InP/InGaAs heterojunction bipolar photoreceiver," *Electron. Lett.*, vol. 24, pp. 1443-1445, 1988.

[1.21] H. Nobuhara, H. Hamaguchi, T. Fujii, O. Aoki, M. Makiuchi, and O. Wada, "Monolithic pin HEMT receiver for long wavelength optical communications", *Electron. Lett.*, vol. 24, pp. 1246-1248, 1988.

[1.22] C. S. Harder, B. Van Zeghbroeck, H. Meier, W. Patrick, and P. Vettiger, "5.2-GHz bandwidth monolithic GaAs optoelectronic receiver," *IEEE Electron Device Lett.*, vol. 9, pp.171-173, 1988.

[1.23] G.-K. Chang, W. P. Hong, J. L. Gimlett, R. Bhat, C. K. Nguyen, G. Sasaki, and J. C. Young, "A 3 GHz transimpedance OEIC receiver for 1.3-1.55 µm fiber-optic systems," *IEEE Photon. Technol. Lett.*, vol. 2, pp. 197-199, 1990.

[1.24] H. Yano, K. Aga, N. Shiga, G. Sasaki, and H. Hayashi, "Low noise current optoelectronic integrated receiver with an internal equalizer for Gbit/s long wavelength optical communications," in *Tech. Dig. OFC'90* (San Francisco, CA ), Jan. 1990, paper WB1.

[1.25] S. Chandrasekhar, B. C. Johnson, M. Bonnemason, E. Tokumitsu, A. H. Gnauck, A. G. Dentai, C. H. Joyner, J. S. Perino, G. J. Qua, and E. M. Monberg, "An InP/InGaAs p-i-n/HBT monolithic transimpedance photoreceiver", *IEEE Photon. Technol. Lett.*, vol. 2, pp. 505-506, 1990.

[1.26] S. Chandrasekhar, A. G. Dentai, C. H. Joyner, B. C. Johnson, A. H. Gnauck, and G. J. Qua, "4 Gbit/ s pin/HBT monolithic photoreceiver", *Electron. Lett.*, vol. 26, pp. 1880-1882, 1990.

[1.27] E. Sano, "A device model for metal-semiconductor-metal photodetectors and its applications to optoelectronic integrated circuit simulation," *IEEE Trans. Electron Devices*, vol. 37, no. 9, pp. 1964-1968, 1990.
[1.28] H. S. Fuji, S. Ray, T. J. Williams, H. T. Griem, J. P. Harrang, R. R. Daniels, M. J. LaGasse, and D. L. West, "Monolithically integrated MSM-transimpedance amplifier grown by MBE for 1.0-1.6 µm operation," *IEEE J. Quantum Electron.*, vol. 27, pp. 769-772, 1991.

[1.29] S. Chandrasekhar, A. H. Gnauck, W. T. Tsang, F. S. Choa, and G. J. Qua, "A monolithic 5Gbit/s p-in/HBT integrated photoreceiver circuit realized from chemical beam epitaxial material", *IEEE Photon. Technol. Lett.*, vol. 3, pp. 823-825, 1991.

[1.30] W.-P. Hong, G. K. Chang, R. Bhat, C. Nguyen, and M. Koza, "Monolithically integrated waveguide-MSM detector-HEMT amplifier receiver for long-wavelength lightwave systems," *IEEE Photon. Technol. Lett.*, vol. 3, pp. 156-158, 1991.

[1.31] R. Lai, P. Bhattacharya, D. Pavlidis, and T. L. Brock, "Monolithically integrated planar front-end photoreceivers with 0.25 μm gate pseudomorphic In<sub>0.00</sub>Ga<sub>0.00</sub>As/In<sub>0.52</sub>Al<sub>0.68</sub>As/InP modulation-doped fieldeffect transistors," *Electron. Lett.*, vol. 27, pp. 364-366, 1991.

[1.32] K. D. Pedrotti, N. H. Sheng, R. L. Pierson, Jr., C. W. Farley, M. J. Rosker, and M. F. Chang, "Monolithic ultrahigh-speed GaAs HBT optical integrated receivers," in *IEEE GaAs IC Symp. Tech. Dig.* (Monterey, CA), Oct. 1991, pp. 205-208.

[1.33] R. H. Walden, W. W. Hooper, C. S. Chou, C. Ngo, R. WongQuen, R. A. Metzger, F. Williams, L. E. Larson, and R. Blumgold, "Multigigahertz monolithic GaAs optoelectronic receivers using 0.2 µm gate-length MESFETs," in *IEEE MTT-S Dig.*, (Boston, MA), June 1991, pp. 491-494.

[1.34] V. Hurm, J. Rosenzweig, M. Ludwig, W. Benz, M. Berroth, A. Huelsmann, G. Kaufel, K. Koehler, B. Raynor, and J. Schneider. "8.2 GHz bandwidth monolithic integrated optoelectronic receiver using MSM photodiode and 0.5 µm recessed-gate AlGaAs/GaAs HEMTs", *Electron. Lett.*, vol. 27, pp. 734-735, 1991. [1.35] Y. Akatsu, Y. Akahori, A. Kohzen, and J. Yoshida, "A 10-Gbit/s high-speed monolithically integrated

photoreceiver using InGaAs pin-PD and planar doped InAlAs/InGaAs HEMTs grown by metal organic vapor phase epitaxy," in Tech. Dig. OFC'92 (San Jose, CA), Feb. 1992, paper ThJ2.

[1.36] P. R. Berger, N. K. Dutta, D. A. Humphrey, P. R. Smith, S.-J. Wang, R. K. Montgomery, D. Sivco, and A. Y. Cho, "1.0 GHz monolithic p-1-n MODFET photoreceiver using molecular beam epitaxial regrowth." *IEEE Photon. Technol. Lett.*, vol. 4, pp. 891-894, 1992.

[1.37] M. Blaser and H. Melchior, "High-performance monolithically integrated In<sub>0.53</sub>Ga<sub>0.67</sub>As/InP p-1-n / JFET optical receiver front-end with adaptive feedback control," *IEEE Photon. Technol. Lett.*, vol. 4, pp. 1244-1247, 1992.

[1.38] S. Chandrasekhar, L. M. Lunardi, A. H. Gnauck, D. Ritter, R. A. Hamm, M. B. Panish, and G. J. Qua, "A OEIC photoreceiver using InP/InGaAs heterojunction bipolar transistors at 10 Gb/s," in *Tech. Dig. OFC'92* (San Jose, CA), Feb. 1992, paper PD1.

[1.39] A. A. Ketterson, M. Tong, J.-W. Seo, K. Nummila, J. J. Morikuni, S.-M. Kang, and I. Adesida, "A high-performance AlGaAs/InGaAs/GaAs pseudomorphic MODFET-based monolithic optoelectronic receiver," *IEEE Photon. Technol. Lett.*, vol. 4, pp. 73-76, 1992.

[1.40] J. S. Wang, C. G. Shih, W. H. Chang, J. R. Middleton, P. J. Apostolakis, and M. Feng, "11 GHz bandwidth optical integrated receivers using GaAs MESFET and MSM technology," *IEEE Photon. Technol. Lett.*, vol. 5, pp. 316-318, 1993.

[1.41] V. Hurm, M. Ludwig, J. Rosenzweig, W. Benz, M. Berroth, R. Bosch, W. Bronner, A. Hulsmann, K. Kohler, B. Raynor, and J. Schneider, "14 GHz bandwidth MSM photodiode AlGaAs/GaAs HEMT monolithic integrated optoelectronic receiver", *Electron. Lett.*, vol. 29, pp. 9-10, 1993.

[1-42] J. L. Gimlett, "Ultrawide bandwidth optical receivers," J. Lightwave Technol., vo. 7, pp. 1432-1437, 1989.

[1.43] J. F. Ewen, D. L. Rogers, A. X. Widmer, F. Gfeller, and C. J. Anderson, "Gb/s fiber optic link adapter chip set," in *IEEE GaAs IC Symp. Tech. Dig.* (Nashville, TN), Nov. 1988, pp. 11-14.

[1.44] D. H. Auston, "Impulse response of photoconductors in transmission lines (invited)," IEEE J. Quantum Electron., vol. QE-19, pp. 639-648, 1983.

[1.45] K. Nakajima, T. Iida, K.-I. Sugimoto, H. Kan, and Y. Mizushima, "Properties and design theory of ultrafast GaAs metal-semiconductor-metal photodetector with symmetrical Schottky contacts," *IEEE Trans. Electron Devices*, vol. 37, pp. 31-35, 1990.

[1.46] M. S. Demokan, "The interaction of mode-locked laser pulses with intrinsic sillicon (invited)," Int. J. Electron., vol. 51, pp.93-143, 1981.

[1.47] C. J. Wei, H. -J. Klein, and H. Beneking, "A study on the photoresponses in GaAs n-channel optical detectors," *IEEE Trans. Electron Devices*, vol. ED-29, pp. 1442-1448, 1982

[1.48] A. E. Iverson, G. M. Wysin, D. L. Smith, and A. Redondo, "Overshoot in the response of a photoconductor excited by subpicosecond pulses," *Appl. Phys. Lett.*, vol. 52, pp. 2148-2150, 1988.

[1.49] W. C. Koscienlniak, J. L. Pelouard, and M. A. Littlejohn, "Dynamic behavior of photocarriers in a GaAs metal-semiconductor-metal photodetector with sub-half-micron electrode pattern," *Appl. Phys. Lett.*, vol. 54, pp. 567-569, 1989.

[1.50] J. B. Soole and H. Schumacher, "Transit-time limited frequency response of InGaAs MSM photodetectors," *IEEE Trans. Electron Devices*, vol. 37, pp. 2285-2291, 1990.

[1.51] R. G. Smith and S. D. Personick, "Receiver design for optical fiber communication systems", in Semiconductor Devices for Optical Communication, H. Kressel, Ed. Berlin, Heidelberg, New York: Springer-Verlag, 1980, pp. 89-160.

[1,52] R. S. Tucker, "Circuit model of double-heterojunction laser below threshold," Proc. Inst. Elec. Eng.,

vol 128, pt. I, pp. 101-106, 1981.

### 第2章

[2,1] J. B. D. Soole and H. Schumacher, "InGaAs metal-semiconductor-metal photodetectors for long wavelength optical communications," *IEEE J. Quantum Electron.*, vol. 27, pp. 737-752, 1991.

[2.2] C. S. Harder, B. Van Zeghbroeck, H. Meier, W. Patrick, and P. Vettiger, "5.2-GHz bandwidth monolithic GaAs optoelectronic receiver," *IEEE Electron Device Lett.*, vol. 9, pp.171-173, 1988.

[2.3] K. Kajiyama, Y. Mizushima, and S. Sakata, "Schottky barrier height of n-In<sub>3</sub>Ga<sub>1,3</sub>As diodes," Appl. Phys. Lett., vol. 23, pp. 458-459, 1973.

[2.4] H. Schumacher, H. P. LeBlanc, R. Bhat, "An investigation of the optoelectronic response of GaAs/ InGaAs MSM photodetectors," *IEEE Electron Device Lett.*, vol. 9, pp. 607-608, 1988.

[2.5] T. Kikuchi, H. Ohno, and H. Hasegawa, "Ga<sub>0,47</sub>In<sub>0,57</sub>As metal-semiconductor-metal photodiodes using a lattice mismstched Al<sub>0.4</sub>Ga<sub>0.6</sub>As Schottky assist layer," *Electron. Lett.*, vol. 24, pp. 1208-1210, 1988.

[2.6] J. B. D. Soole, H. Schumacher, H. P. Le Blanc, R. Bhat, and M. A. Koza, "High-speed performance of OMCVD grown InAlAs/InGaAs MSM photodetectors at 1.5 µm and 1.3 µm wavelengths," *IEEE Photon. Technol. Lett.*, vol. 1, pp. 250-252, 1989.

[2.7] L. Yang, A. S. Sudbo, R. A. Logan, T. Tanbun-Ek, and W. T. Tsang, "High performance of Fe:InP/ InGaAs metal/semiconductor/metal photodetectors grown by vapor phase epitaxy," *IEEE Photon. Technol. Lett.*, vol. 2, pp. 56-58, 1990.

[2.8] W.-P. Hong, G.-K. Chang, and R. Bhat, "High-performance Al<sub>0.15</sub>Ga<sub>n.et</sub>As/In<sub>0.55</sub>Ga<sub>n.et</sub>As/MSM photodetectors grown by MOCVD," *IEEE Trans. Electron Devices*, vol. 36, pp. 659-662, 1989.

[2.9] H. T. Griem, S. Ray, J. L. Freeman, and D. L. West, "Long-wavelength (1.0-1.6 μm) In<sub>0.52</sub>Al<sub>0.48</sub>As/ In<sub>0.53</sub>(Ga<sub>2</sub>Al<sub>1.5</sub>)<sub>0.47</sub>As/In<sub>0.53</sub>Ga<sub>0.47</sub>As metal-semiconductor-metal photodetector," *Appl. Phys. Lett.*, vol. 56, pp. 1067-1068, 1990.

[2.10] O. Wada, H. Nobuhara, H. Hamaguchi, T. Mikawa, A. Tackeuchi, and T. Fujii, "Very high speed GalnAs metal-semiconductor-metal photodiode incorporating an AlInAs/GaInAs graded superlattice." Appl. Phys. Lett., vol. 54, pp. 16-17, 1989.

[2.11] D. H. Auston, "Picosecond photoconductors: Physical properties and applications," in *Picosecond Optoelectronic Devices*, C. H. Lee, Ed. Orlando, FL: Academic, 1984, pp. 73-117.

[2.12] F. J. Leonberger and P. F. Moulton, "High-speed InP optoelectronic switch," Appl. Phys. Lett., vol. 35, pp. 712-714, 1979.

[2.13] D. H. Auston, A. M. Johnson, P. R. Smith, and J. C. Bean, "Picosecond optoelectronic detection, sampling, and correlation measurements in amorphous semiconductors," *Appl. Phys. Lett.*, vol. 37, pp. 371-373, 1980.

[2.14] P. R. Smith, D. H. Auston, and W. M. Augustyniak, "Measurement of GaAs field-effect transistor electronic impulse response by picosecond optical electronics," *Appl. Phys. Lett.*, vol. 39, pp. 739-741, 1981.

[2.15] T. Sugeta, T. Urisu, S. Sakata, and Y. Mizushima, "Metal-semiconductor- metal photodetector for high-speed optoelectronic circuits," *Japan. J. Appl. Phys.*, vol. 19, suppl. 19-1, pp. 459-464, 1980.

[2,16] T. Kamiya, I. Tanaka, and H. Kamiyama, "GaAs integrated optoelectronic gating circuit suitable for 10-Gb/s demultiplexing," in *Conf. on Lasers and Electro-Optics* (Baltimore, MD), April 1987, p. 6.

[2.17] E. Desurvire, B. Tell, I. P. Kaminow, G. J. Qua, K. F. Brown-Goebeler, B. I. Miller, and U. Koren,

"High contrast GaInAs:Fe photoconductive optical AND gate for time-division demultiplexing," *Electron. Lett.*, vol. 24, pp. 396-397, 1988.

[2.18] P. R. Smith, D. H. Auston, A. M. Johnson, and W. M. Augustyniak. "Picosecond photoconductivity in radiation-damaged silicon-on-sapphire films," *Appl. Phys. Lett.*, vol. 38, pp. 47-50, 1981.

[2.19] P. M. Downey and B. Schwartz, "Picosecond photoconductivity in 3He+ bombarded InP," Proc. SPIE, vol. 439, pp. 30-33, 1983.

[2.20] P. M. Downey and R. J. Martin, "High speed, ion bombarded InGaAs photoconductors," Appl. Phys. Lett., vol. 46, pp. 396-398, 1985.

[2.21] M. B. Ketchen, D. Grischkowsky, T. C. Chen, C.-C. Chi, I. N. Duling, N. J. Halas, J.-M. Halbout, J. A. Kash, and G. P. Li, "Generation of subpicosecond electrical pulses on coplanar transmission lines." *Appl. Phys. Lett.*, vol. 48, pp. 751-753, 1986.

[2.22] P. Polak-Dingels, G. Burdge, C. H. Lee, A. C. Seabaugh, R. T. Brundage, M. I. Bell, and J. Albers, "Investigation of photoconductive picosecond microstripline switches on self-implanted silicon on sapplire (SOS)," in *Picosecond Electronics and Optoelectronics Tech. Dig.* (Incline Village, NV), Jan. 1987, pp.79-81.

[2.23] F. W. Smith, H. Q. Le, V. Diadiuk, M. A. Hollis, A. R. Calawa, S. Gupta, M. Frankel, D. R. Dykaar, G. A. Mourou, and T. Y. Hsiang, "Picosecond GaAs-based photoconductive optoelectronic detectors," *Appl. Phys. Lett.*, vol. 54, pp. 890-892, 1989.

[2.24] B. J. Van Zeghbroeck, W. Patrick, J.-M. Halbout, and P. Vettiger,"105-GHz bandwidth metal-semiconductor-metal photodiode," *IEEE Electron Device Lett.*, vol. 9, pp. 527-529, 1988.

[2.25] D. H. Auston, "Impulse response of photoconductors in transmission lines (invited)," IEEE J. Quantum Electron., vol. QE-19, pp. 639-648, 1983.

[2.26] K. Nakajima, T. Iida, K.-I. Sugimoto, H. Kan, and Y. Mizushima, "Properties and design theory of ultrafast GaAs metal-semiconductor-metal photodetector with symmetrical Schottky contacts," *IEEE Trans. Electron Devices*, vol. 37, pp. 31-35, 1990.

[2.27] M. S. Demokan, "The interaction of mode-locked laser pulses with intrinsic sillicon (invited)," Int. J. Electron., vol. 51, pp.93-143, 1981.

[2.28] C. J. Wei, H. -J. Klein, and H. Beneking, "A study on the photoresponses in GaAs n-channel optical detectors," *IEEE Trans. Electron Devices*, vol. ED-29, pp. 1442-1448, 1982

[2.29] A. E. Iverson, G. M. Wysin, D. L. Smith, and A. Redondo, "Overshoot in the response of a photoconductor excited by subpicosecond pulses," *Appl. Phys. Lett.*, vol. 52, pp. 2148-2150, 1988.

[2.30] W. C. Koscienlniak, J. L. Pelouard, and M. A. Littlejohn, "Dynamic behavior of photocarriers in a GaAs metal-semiconductor-metal photodetector with sub-half-micron electrode pattern," *Appl. Phys. Lett.*, vol. 54, pp. 567-569, 1989.

[2.31] J. B. Soole and H. Schumacher, "Transit-time limited frequency response of InGaAs MSM photodetectors," *IEEE Trans. Electron Devices*, vol. 37, pp. 2285-2291, 1990.

[2.32] W. A. Wohlmuth, P. Fay, K. Vaccaro, E. A. Martin, and I. Adesida, "High-speed InGaAs metalsemiconductor-metal photodetectors with thin absorption layers," *IEEE Photon. Technol. Lett.*, vol. 9, no. 5, pp. 654-656, 1997.

[2.33] G. Baccarani, M. Rudan, R. Guerrieri, and P. Ciampolini, "Physical models for numerical device simulation," in *Process and device modeling*, W. L. Engl, Ed. Amsterdam: North-Holland, 1986, pp. 107-158.

[2.34] 菅野卓雄、半導体の物性と素子[1]、昭晃堂

[2.35] K. Horio, T. Ikoma, and H. Yanai, "Computer-aided analysis of GaAs n-i-n structures with a heavily

compensated i-layer," IEEE Trans. Electron Devices, vol. ED-33, pp. 1242-1250, 1986.

[2.36] 吉田、倉田、"高電子移動度トランジスタ(HEMT)の2次元数値解析、"信学論、vol. J67-C、 pp. 802-809, 1984.

[2.37] W. L. Engl, Ed., Process and device modeling, Amsterdam: North-Holland, 1986.

[2.38] O. Madelung, Ed., Landolt-Bornstein New Series Group III, vol. 17a: Crystal and Solid State Physics: Physics of Group IV Elements and III-V Compounds, Springer: Berlin, 1982.

[2.39] H. C. Casey, Jr. and M. B. Panish, Heterostructure Lasers, New York: Academic, 1978.

[2,40] M. Takeshima, "Effect of Auger recombination on laser operation in Ga<sub>1,x</sub>Al<sub>x</sub>As," J. Appl. Phys., vol. 58, pp. 3846-3850, 1985.

[2.41] E. A. Chauchard, C. H. Lee, V. Diadiuk, and G. W. Turner, "Picosecond optoelectronic switches using composite electronic materials," in *Picosecond Electronics and Optoelectronics Tech. Dig*, (Incline Village, NV), Jan. 1987, pp. 89-91.

[2:42] W. Fawcett, A. D. Boardman, and S. Swain, "Monte carlo determination of electron transport properties in gallium arsenide," J. Phys. Chem. Solids, vol. 31, pp. 1963-1990, 1970.

[2.43] X. Zhou, T. Y. Hsiang, and R. J. Dwayne Miller, "Monte carlo study of photogenerated carrier transport in GaAs surface space-charge fields," J. Appl. Phys., vol. 66, pp. 3066-3073, 1989.

[2.44] J. Collet and T. Amand, "Model calculation of the laser-semiconductor interaction in subprosecond regime," J. Phys. Chem. Solids, vol. 47, pp.153-163, 1986.

[2,45] M. Castato, C. Jacoboni, and L. Reggiani, "Hole transport in polar semiconductors," Phys. Status Solidi (b), vol. 52, pp. 461-473, 1972.

[2.46] M. Castato and L. Reggiani, "Scattering probabilities for holes," Phys. Status Solidi (b), vol. 58, pp. 471-482, 1973.

[2:47] M. A. Littlejohn, J. R. Hauser, and T. H. Glisson, "Velocity-field characteristics of GaAs with P<sup>\*</sup><sub>6</sub>-L<sup>e</sup><sub>6</sub>-X<sup>e</sup><sub>6</sub> conduction-band ordering," J. Appl. Phys., vol. 48, pp. 4587-4590, 1977.

[2.48] K. Brennan and K. Hess, "Theory of high-field transport of holes in GaAs and InP," Phys. Rev. B, vol. 29, pp. 5581-5590, 1984.

[2.49] B. R. Nag, S. R. Ahmed, and M. Deb Roy, "Electron velocity in short samples of Ga<sub>0.47</sub>In<sub>0.53</sub>As at 300K," *IEEE Trans. Electron Devices*, vol. ED-33, pp. 788-791, 1986.

[2.50] K. Brennan. "Theoretical study of multiquantum well avalanche photodiodes made from the GalnAs/ AllnAs material system," *IEEE Trans. Electron Devices*, vol. ED-33, pp. 1502-1510, 1986.

[2.51] R. Sakamoto, K. Akai, and M. Inoue, "Real-space transfer and hot-electron transport properties in III-V semiconductor heterostructures," *IEEE Trans. Electron Devices*, vol. 36, pp. 2344-2352, 1989.

[2.52] K. Brennan and K. Hess,"High field transport in GaAs, InP, and InAs" Solid-State Electron., vol. 27, pp. 347-357, 1984.

[2.53] J. R. Hauser, M. A. Littlejohn, and T. H. Glisson, "Velocity-field relationship of InAs-InP alloy scattering," Appl. Phys. Lett., vol. 28, pp. 458-461, 1976.

[2:54] S. Adachi, "GaAs, AlAs, and Al<sub>s</sub>Ga<sub>1,s</sub>As: Material parameters for use in research and device applications," J. Appl. Phys., vol. 58, pp. R1-R29, 1985.

[2:55] D. A. Humphreys, R. J. King, D. Jenkins, and A. J. Moseley, "Measurement of absorption coefficients of Ga<sub>0.17</sub>In<sub>0.53</sub>As over the wavelength range 1.0-1.7 μm," *Electron. Lett.*, vol. 21, pp. 1187-1189, 1985.

[2.56] K. C. Gupta, R. Garg, and R. Chadha, Computer-aided design of microwave circuits, Artech:Dedham, 1981.

[2.57] L. Figueroa and C. W. Slayman, "A novel heterostructure interdigital photodetector (HIP) with picosecond optical response," *IEEE Electron Device Lett.*, vol. EDL-2, pp. 208-210, 1981. [2.58] J. B. D. Soole, H. Schumacher, H. P. LeBlanc, R. Bhat, and M. A. Koza, "High-frequency performance of InGaAs metal-semiconductor-metal photodetectors at 1.55 and 1.3 µm wavelengths," *Appl. Phys. Lett.*, vol. 55, pp. 729-731, 1989.

[2.59] F. Hieronymi, D. Kuhl, E. H. Bottcher, E. Droge, T. Wolf, and D. Bimberg, "High-performance MSM photodetectors on semiinsulating InP:Fe/InGaAs:Fe/InP:Fe," in *Proc. Fourth Intl. Conf. Indium Phosphide* and Related Materials (Newport, RI), April 1992, pp. 561-564.

[2.60] S. E. Ralph, M. C. Hargis, and G. D. Pettir, "Large area, low voltage, transit time limited InGaAs metal semiconductor metal photodetectors," *Appl. Phys. Lett.*, vol. 61, pp. 2222-2224, 1992.

[2.61] A. Umbach, E. Droge, H. Engel, E. H. Bottcher, G. Unterborsch, R. Steingruber, and D. Bimberg, "Submicron InGaAs/InP MSM photodetectors for operation at 1.55 µm," in *Proc. 21st Eur. Conf. on Opt. Comm.* (Brussels, Belgium), Sept. 1995, pp. 677-680.

[2.62] E. Sano, "A device model for metal-semiconductor-metal photodetectors and its applications to optoelectronic integrated circuit simulation," *IEEE Trans. Electron Devices*, vol. 37, no. 9, pp. 1964-1968, 1990.
[2.63] E. Sano, "Two-dimensional ensemble Monte Carlo calculation of pulse responses of submicrometer GaAs metal-semiconductor-metal photodetectors," *IEEE Trans. Electron Devices*, vol. 38, no. 9, pp. 2075-2081, 1991.

[2.64] E. Sano, "Theoretical analysis of the influences of barrier-enhancement layers on transient responses of MSM photodetectors," *IEEE Trans. Electron Devices*, vol. 39, no. 6, pp. 1355-1362, 1992.

## 第3章

# [3.1] 佐野、今井、富樫、小野、" 超高速集積回路," NTT R&D, vol. 44, pp. 259-264, 1995. [3.2] K. Hagimoto, private communication.

[3.3] Y. Akazawa, N. Ishihara, T. Wakimoto, K. Kawarada, and S. Konaka, "A design and packaging technique for a high-gain, gigahertz-band single-chip amplifier," *IEEE J. Solid-State Circuits*, vol. SC-21, pp. 417-423, 1986.

[3.4] K. Yamasaki, N. Kato, and M. Hirayama, "Buried p-layer SAINT for very high-speed GaAs LSI's with submicrometer gate length," *IEEE Trans. Electron Devices*, vol. ED-32, pp. 2420-2425, 1985.

[3.5] T. Enoki, K. Yamasaki, K. Osafune, and K. Ohwada. "0.3-µm advanced SAINT FET's having asymmetric n<sup>+</sup>-layers for ultra-high-frequency GaAs MMIC's," *IEEE Trans. Electron Devices*, vol. ED-35, pp. 18-24, 1988.

[3.6] Y. Yamane, T. Enoki, S. Sugitani, and M. Hirayama, "5.9 ps/gate operation with 0.1 µm gate-length GaAs MESFET's," in *IEDM Tech. Dig.* (San Francisco, CA), Dec. 1988, pp. 894-896.

[3.7] Y. Yamane, M. Ohhata, H. Kikuchi, K. Asai, and Y. Imai, "A 0.2 µm GaAs MESFET technology for 10 Gb/s digital and analog IC's," in *IEEE MTT-S Dig.* (Boston, MA), June 1991, pp. 513-516.

[3.8] Y. Imai, E. Sano, and K. Asai, "Design and performance of wideband GaAs MMIC's for high-speed optical communication systems," *IEEE Trans. Microwave Theory Tech.*, vol. 40, pp. 185-190, 1992.

[3.9] Y. Tajima, T. Tsukii, R. Mozzi, E. Tong, L. Hanes, and B. Wrona, "GaAs monolithic wideband (2-18 GHz) variable attenuators," in *IEEE MTT-S Dig.*, 1982, pp. 479-481.

[3.10] N. Ishihara, S. Konaka, and T. Kamoto, "3.5 GHz bandwidth, 30 dB gain Si monolithic amplifier," Electron. Lett., vol. 25, pp. 217-218, 1989.

[3.11] T. Shibata, S. Kimura, H. Kimura, Y. Imai, Y. Umeda, and Y. Akazawa, "A design technique for a 60 GHz-bandwidth distributed baseband amplifier IC module," *IEEE J. Solid-State Circuits*, vol. 29, pp. 1537-

### 1544, 1994.

[3.12] H. Ichino, "20-Gb/s digital SSI's using AlGaAs/GaAs heterojunction bipolar transistors for future optical transmission systems," IEEE J. Solid-State Circuits, vol. 28, pp. 115-122, 1993.

[3,13] Y. Miyamoto, K. Hagimoto, M. Ohhata, T. Kagawa, N. Tsuzuki, H. Tsunetsugu, and I. Nishi, "10-Gb/ s strained MQW DFB-LD transmitter module and superlattice APD receiver module using GaAs MESFET IC's," J. Lightwave Technol., vol. 12, pp. 332-342, 1994.

[3,14] Y. Imai, E. Sano, M. Nakamura, N. Ishihara, H. Kikuchi, and T. Ono, "Design and performance of clock-recovery GaAs ICs for high-speed optical communication systems," *IEEE Trans. Microwave Theory Tech.*, vol. 41, pp. 745-751, 1993.

[3.15] M. Ohhata, Y. Yamane, T. Enoki, S. Sugitani, N. Kato, K. Hagimoto, and M. Hirayama, "13 Gb/s Dtype flip-flop IC using GaAs MESFETs," *Electron. Lett.*, vol. 26, pp. 1039-1040, 1990.

[3.16] M. Togashi, M. Ohhata, K. Murata, H. Kindoh, M. Ino, M. Suzuki, and Y. Yamane, "10-Gbit/s GaAs MESFET IC's for ultra high-speed transmission systems," in *IEEE GaAs IC Symposium Tech. Dig.* (New Orleans, LA), Oct. 1990, pp. 49-52.

[3.17] K. Nakagawa, K. Hagimoto, S. Nishi, and K. Aoyama, "A bit-rate flexible transmission field trial over 300-km installed cables employing optical fiber amplifiers," in *Optical Amplifiers and Their Applications Tech. Dig.* (Snowmass Village, CO), July 1991, pp. 341-344.

[3.18] P. K. Tien, "Propagation delay in high speed silicon bipolar and GaAs HBT digital circuits," Int. J. High Speed Electron., vol. 1, pp. 101-124, 1990.

[3.19] Y. Matsuoka, S. Yamahata, S. Yamaguchi, K. Murata, E. Sano, and T. Ishibashi, "IC-oriented selfaligned high-performance AlGaAs/GaAs ballistic collection transistors and their applications to high-speed ICs," *IEICE Trans. Electron.*, vol. E76-C, pp. 1392-1401, 1993.

[3.20] K. G. Ashar, "The method of estimating delay in switching circuits and figure of merit of a switching transistor," *IEEE Trans. Electron Devices*, vol. ED-11, pp. 497-506, 1964.

[3.21] M. Togashi, private communication.

[3.22] K. Murata, private communication.

[3.23] H. Ichino, M. Togashi, M. Ohhata, Y. Imai, N. Ishihara, and E. Sano, "Over-10-Gb/s IC's for future lightwave communications," J. Lightwave Technol., vol. 12, pp. 308-319, 1994.

[3.24] Y. Kuriyama, T. Sugiyama, S. Hongo, J. Akagi, K. Tsuda, N. Iizuka, and M. Obara, "A 40 GHz Dtype flip-flop using AlGaAs/GaAs HBT's," in *IEEE GaAs IC Symposium Tech. Dig.* (Philadelphia, PA), Oct. 1994, pp. 189-192.

[3,25] K. Ishii, H. Ichino, Y. Kobayashi, and C. Yamaguchi, "High-bit-rate, high input-sensitivity decision circuit using Si bipolar technology," *IEEE J. Solid-State Circuits*, vol. 29, pp. 546-550, 1994.

[3,26] T. Okamura, C. Kurioka, Y. Kuraishi, O. Tsuzuki, T. Senba, M. Ushirozawa, and M. Fujimaru, "10-GHz Si bipolar amplifier and mixer IC's for coherent optical systems," *IEEE J. Solid-State Circuits*, vol. 27, pp. 1775-1780, 1992.

[3.27] N. Nagano, T. Suzaki, A. Okamoto, and K. Honjo, "Monolithic ultra-broadband transimpedance amplifiers using AlGaAs/GaAs HBTs," in *IEEE MTT-S Dig.* (Boston, MA), June 1991, pp. 255-258.
[3.28] H. Masuda, K. Mochizuki, M. Kawata, K. Ishikawa, K. Mitani, M. Miyazaki, and C. Kusano, "The fabrication process of AlGaAs/GaAs HBT's with low base resistance and low collector capacitance for 10Gb/s IC chip sets," in *IEEE GaAs IC Symposium Tech. Dig.* (Monterey, CA), Oct. 1991, pp. 117-120.
[3.29] R. K. Montgomery, D. A. Humphrey, P. R. Smith, B. Jalali, R. N. Nottenburg, R. A. Hamm, and M. P. Panish, "A DC to 20 GHz high gain monolithic InP/InGaAs HBT feedback amplifier," in *IEDM Tech. Dig.* (Washington, D. C.), Dec. 1991, pp. 935-938.

 [3.30] T. Ishibashi, H. Nakajima, H. Ito, S. Yamahata, and Y. Matsuoka, "Suppressed base-widening in AlGaAs/GaAs ballistic collection transistors," 48th Device Research Conference, 1990, paper VIIB-3.
 [3.31] S. Yamahata, Y. Matsuoka, and T. Ishibashi, "Ultrahigh-speed AlGaAs/GaAs ballistic collection transistors using carbon as p-type dopant," *Electron. Lett.*, vol. 29, pp. 1996-1997, 1993.

[3.32] E. Sano, S. Yamahata, and Y. Matsuoka, " 40 GHz bandwidth amplifier IC using AlGaAs/GaAs ballistic collection transistors with carbon-doped bases," *Electron. Lett.*, vol. 30, pp. 635-636, 1994.
[3.33] Y. Kobayashi, Y. Akatsu, K. Nakagawa, Y. Imai, and H. Kikuchi, "Compact 10 Gbit/s optical transmitter and receiver circuit packs", *IEEE Trans. Microwave Theory Tech.*, vol. 43, pp. 1916-1922, 1995.
[3.34] M. Ohhata, M. Togashi, K. Murata, S. Yamaguchi, M. Suzuki, and K. Hagimoto, "10 Gbit/s, 35 mV decision IC using 0.2 µm GaAs MESFETs", *IEICE Trans. Commun.*, E76-B, No. 7, pp. 745-747, 1993.
[3.35] M. Ohhata, M. Togashi, K. Murata, S. Yamaguchi, and K. Hagimoto, "25 Gbit/s selector module using 0.2 µm GaAs MESFET technology," *Electron. Lett.*, vol. 29, pp. 950-951, 1993.

[3.36] K. Kurishima, H. Nakajima, T. Kobayashi, Y. Matsuoka, and T. Ishibashi, "Fabrication and characterization of high-performance InP/InGaAs double-heterojunction bipolar transistors," *IEEE Trans. Electron Devices*, vol. 41, pp. 1319-1326, 1994.

[3.37] S. Yamahata, K. Kurishima, H. Nakajima, and E. Sano, "Application of small scale InP/InGaAs DHBTs to single-chip 20-Gbit/s regenerative receiver circuits with extremely low power dissipation (invited)," in *Topical Meet. Ultrafast Electron. Optoelectron.* (Incline Village, NV), March 1997, pp. 124-126.
[3.38] H.-F. Chau, W. Liu, and E. A. Beam, III, "InP-based HBTs and their perspective for microwave applications (invited)," in *Proc. 7th Int. Conf. on InP and Related Materials* (Sapporo, Japan), May 1995, pp. 640-643.

[3.39] Y. Matsuoka, H. Nakajima, K. Kurishima, T. Kobayashi, M. Yoneyama, and E. Sano, "Novel InP/ InGaAs double-heterojunction bipolar transistors suitable for high-speed IC's and OEIC's (invited)," in Proc. 6th Int. Conf. on InP and Related Materials (Santa Barbara, CA), March 1994, pp. 555-558.

[3.40] K. Kurishima, H. Nakajima, S. Yamahata, T. Kobayashi, and Y. Matsuoka, "Growth, design and performance of InP-based heterostructure bipolar transistors," *IEICE Trans. Electron.*, vol. E78-C, pp. 1171-1181, 1995.

[3.41] S. Yamahata, K. Kurishima, H. Ito, and Y. Matsuoka, "Over-220-GHz-f<sub>T</sub>-and-f<sub>max</sub> InP/InGaAs doubleheterojunction bipolar transistors with a new hexagonal-shaped emitter," in *IEEE GaAs IC Symp. Tech. Dig.* (San Diego, CA), Oct. 1995, pp. 163-166.

[3.42] N. Ishihara, S. Fujita, M. Togashi, S. Hino, Y. Arai, N. Tanaka, Y. Kobayashi, and Y. akazawa, "3.5-Gb/s x 4-ch Si bipolar LSI's for optical interconnection," *IEEE J. Solid-State Circuits*, vol. 30, pp. 1493-1501, 1995.

[3.43]本島、野上、北山、"1.55 µm MQW DFB-LD を用いた 2.4Gbit/s 光送受信器の試作," 信学会 春季全国大会、4-106、1991.

[3.44] E. Sano, N. Ishihara, Y. Imai, H. Kikuchi, and Y. Yamane, "A 10Gb/s GaAs MESFET equalizer IC module," in VLSI Circuits Symp. Dig. (Oiso, Japan), May 1991, pp. 79-80.

[3.45] N. Ishihara, E. Sano, Y. Imai, H. Kikuchi, and Y. Yamane, "A design technique for a high-gain, 10-GHz class-bandwidth GaAs MESFET amplifier IC module," *IEEE J. Solid-State Circuits*, vol. 27, no. 4, pp. 554-562, 1992.

[3.46] E. Sano, Y. Matsuoka and T. Ishibashi, "Device figure-of-merits for high-speed digital ICs and baseband amplifier," *IEICE Trans. Electron.*, vol. E78-C, no. 9, pp. 1182-1188, 1995.

[3.47] E. Sano and K. Murata, "An analytical delay expression for source-coupled FET logic (SCFL) inverters," *IEEE Trans. Electron Devices*, vol. 42, no. 4, pp. 785-786, 1995. [3.51] E. Sano, K. Kurishima, and S. Yamahata, "20Gbit/s regenerative receiver IC using InP/InGaAs doubleheterostructure bipolar transistors," *Electron. Lett.*, vol. 33, no. 2, pp. 159-160, 1997.

## 第4章

[4,1] A. F. Elrefaie, J. K. Townsend, M. B. Romeiser, and K. S. Shanmugan, "Computer simulation of digital lightwave links," *IEEE J. Select. Areas Commun.*, vol. 6, pp. 94-105, 1989.

[4.2] J. C. Cartledge and G. S. Burley, "The effect of laser chirping on lightwave system performance," J. Lightwave Technol., vol. 7, pp. 568-573, 1989.

[4.3] D. M. Byrne, "Accurate simulation of multifrequency semiconductor laser dynamics under gigabitsper-second modulation," J. Lightwave Technol., vol. 8, pp. 1086-1096, 1992.

[4,4] R. S. Tucker, "Circuit model of double-heterojunction laser below threshold," Proc. Inst. Elec. Eng., vol. 128, pt. I, pp. 101-106, 1981.

[4.5] R. S. Tucker, "Large-signal circuit model for simulation of injection-laser modulation dynamics," Proc. Inst. Elec. Eng., vol. 128, pt. I, pp. 180-184, 1981.

[4.6] R. S. Tucker and D. J. Pope, "Circuit modeling of the effect of diffusion on damping in a narrow-stripe semiconductor laser," *IEEE J. Quantum Electron.*, vol. QE-19, pp. 1179-1183, 1983.

[4.7] T.-M. Shen, "Timing jitter in semiconductor lasers under pseudorandom word modulation," J. Lightwave Technol., vol. 7, pp. 1394-1399, 1989.

[4.8] R. G. Smith and S. D. Personick, "Receiver design for optical fiber communication systems", in *Semi-conductor Devices for Optical Communication*, H. Kressel, Ed. Berlin, Heidelberg, New York: Springer-Verlag, 1980, pp. 89-160.

[4.9] D. Marcuse, "Computer simulation of laser photon fluctuations: Theory of single-cavity laser," IEEE J. Quantum Electron., vol. QE-20, pp. 1139-1148, 1984.

[4.10] A. Mecozzi, S. Piazzolla, A. D'Ottavi, and P. Spano, "Passage time statistics in semiconductor laser turn on," *Phys. Rev. A*, vol. 38, pp. 3136-3138, 1988.

[4.11] E. Sano, M. Shinagawa, and R. Takahashi, "Theoretical analysis of timing jitter in gain-switched semiconductor lasers," Appl. Phys. Lett., vol. 55, pp. 522-524, 1989.

[4.12] D. J. Channin, "Effect of gain saturation on injection laser switching," J. Appl. Phys., vol. 50, pp. 3858-3860, 1979.

[4.13] J. E. Bowers, B. R. Hemenway, A. H. Gnauck, and D. P. Wilt, "High-speed InGaAsP constrictedmesa lasers." *IEEE J. Quantum Electron.*, vol. QE-22, pp. 833-844, 1986.

[4.14] W. R. Curtice, "A MESFET model for use in the design of GaAs integrated circuits," IEEE Trans. Microwave Theory Tech., vol. MTT-28, pp. 448-456, 1980.

[4.15] H. R. Yeager and R. W. Dutton, "Circuit simulation models for the high electron mobility transistors," IEEE Trans. Electron Devices, vol. ED-33, pp. 682-692, 1986.

[4.16] M.-K. Chen, F. A. Lindholm, and B. S. Wu, "Comparison and extension of recent one-dimensional bipolar transistor models," *IEEE Trans. Electron Devices*, vol. 35, pp. 1096-1106, 1988.

[4.17] Analogy Inc., "Saber user's guide," "MAST reference manual," 1990.

[4.18] R. Takahashi, private communication.

[4.19] Y. Miyamoto and K. Hagimoto, private communication.

### 第5章

[5.1] H. Tsuda, Y. Miyamoto, A. Sano, K. Kato, Y. Imai, and K. Hagimoto, "40 Gbit/s baseband-type optical receiver module using a waveguide photodetector and a GaAs MESFET distributed amplifier IC," presented at *Optoelectronics and Communication Conference* (OECC'96) (Makuhari, Japan), July 1996, paper 19A1-2.

[5.2] S. Chandrasekhar, L. M. Lunardi, A. H. Gnauck, R. A. Hamm, and G. J. Qua, "High-speed monolithic p-i-n/HBT and HPT/HBT photoreceivers implemented with simple phototransistor structure", *IEEE Pho*ton. Technol. Lett., vol. 5, pp. 1316-1318, 1993.

[5.3] A. L. Gutierrez-Aitken, J. Cowles, P. Bhattacharya, and G. I. Haddad, "High bandwidth InAlAs/InGaAs PIN-HBT monolithically integrated photoreceiver," in *Proc. 6th Int. Conf. on InP and Related Materials* (Santa Barbara, CA), March 1994, pp. 247-250.

[5.4] A. L. Gutierrez-Aitken, K. Yang, X. Zhang, G. I. Haddad, P. Bhattacharya, and L. M. Lunardi, "16 GHz bandwidth InAlAs/InGaAs monolithically integrated pin-HBT photoreceiver," in *Proc. ECOC* (Brussels, Belgium), Sept. 1995, pp. 661-664.

[5.5] K. D. Pedrotti, N. H. Sheng, R. L. Pierson, Jr., C. W. Farley, M. J. Rosker, and M. F. Chang, "Monolithic ultrahigh-speed GaAs HBT optical integrated receivers," in *IEEE GaAs IC Symp. Tech. Dig.* (Monterey, CA), Oct. 1991, pp. 205-208.

[5.6] H. Wang and D. Ankri, "Monolithic integrated photoreceiver implemented with GaAs/GaAlAs heterojunction bipolar photransistor and transistor," *Electron. Lett.*, vol. 22, pp. 391-393, 1986.

[5.7] J. E. Bowers, C. A. Burrus, and R. J. McCoy, "InGaAs PIN photodetectors with modulation response to millimetre wavelengths", *Electron. Lett.*, vol. 21, pp. 812-814, 1985.

[5.8] H. Nakajima, "Design and fabrication of high-speed InP-based heterojunction bipolar transistors," in *Proc. 5th Int. Conf. InP Related Materials* (Paris, France), April 1993, paper MA1.

[5.9] Y. Matsuoka, S. Yamahata, S. Yamaguchi, K. Murata, E. Sano, and T. Ishibashi, "IC-oriented selfaligned high-performance AlGaAs/GaAs ballistic collection transistors and their applications to high-speed ICs," *IEICE Trans. Electron.*, vol. E76-C, pp. 1392-1401, 1993.

[5.10] F. Kano, private communication.

[5.11] D. A. Humphreys, R. J. King, D. Jenkins, and A. J. Moseley, "Measurement of absorption coefficients of Ga<sub>0.47</sub>In<sub>0.53</sub>As over the wavelength range 1.0-1.7 μm," *Electron. Lett.*, vol. 21, pp. 1187-1189, 1985.

[5.12] T. Ishibashi and H. Nakajima, "Limiting factors in high-speed operations of III-V HBT's and FET's," Conference on Solid State Devices and Materials, Aug. 1989, pp. 525-528.

[5.13] T. P. Pearsall, G. Beuchet, J. P. Hirtz, N. Visentin, and M. Bonnet, "Electron and hole mobilities in Ga<sub>0.47</sub>In<sub>0.53</sub>As," in *Gallium Arsenide and Related Compounds*, 1980, pp. 639-649.

[5.14] K. Kurishima, H. Nakajima, T. Kobayashi, Y. Matsuoka, and T. Ishibashi, "High-speed InP/InGaAs double-heterostructure bipolar transistors with suppressed collector current blocking," *Appl. Phys. Lett.*, vol. 62, pp. 2372-2374, 1993.

[5.15] E. Sano, M. Yoneyama, H. Nakajima, and Y. Matsuoka, "A monolithically integrated photoreceiver compatible with InP/InGaAs HBT fabrication process", J. Lightwave Technol., vol. 12, pp. 638-643, 1994.
[5.16] Y. Matsuoka, H. Nakajima, K. Kurishima, T. Kobayashi, M. Yoneyama, and E. Sano, "Novel InP/ InGaAs double-heterojunction bipolar transistors suitable for high-speed IC's and OEIC's", in Proc. 6th Int. Conf. on InP and Related Materials (Santa Barbara, CA), March 1994, paper ThC1.

[5.17] T. Otsuji, K. Kato, T. Nagatsuma, and M. Yoneyama, "10 to 72-Gb/s, optoelectronic RZ pulse pattern generation and its application to large-signal characterization for ultrahigh-speed electronic devices," in

### Proc. IEEE LEOS Annu. Meeting (Boston, Mass.), Oct. 1994, pp. 203-204.

[5.18] M. Yoneyama, E. Sano, S. Yamahata, Y. Matsuoka, and M. Yaita, "17 Gbit/s pin-PD/decision circuit using InP/InGaAs double-heterojunction bipolar transistors," *Electron. Lett.*, vol. 32, pp. 393-394, 1996.
[5.19] K. Kurishima, H. Nakajima, T. Kobayashi, Y. Matsuoka, and T. Ishibashi, "Fabrication and characterization of high-performance InP/InGaAs double-heterojunction bipolar transistors," *IEEE Trans. Electron Devices*, vol. 41, pp. 1319-1326, 1994.

[5.20] J. J. Liou, L. L. Liou, C. I. Huang, and B. Bayraktaroglu, "A physics-based, analytical heterojunction bipolar transistor model including thermal and high-current effects," *IEEE Trans. Electron Devices*, vol. 40, pp. 1570-1577, 1993.

[5.21] Y. Matsuoka and E. Sano, "InP/InGaAs double-heterostructure bipolar transistors for high-speed ICs and OEICs," Solid-State Electron., vol. 31, pp. 1703-1709, 1995.

[5.22] W. S. LEE, "Optical transmission over 140 km at 40 Gbit/s by OTDM," in OFC'95 Tech. Dig. (San Diego, CA), March 1995, pp. 286-287.

[5.23] E. Sano, M. Yoneyama, S. Yamahata, and Y. Matsuoka, "InP/InGaAs double-heterojunction bipolar transistors for high-speed optical receivers," *IEEE Trans. Electron Devices*, vol. 43, no. 11, pp. 1826-1832, 1996.

[5.24] E. Sano, K. Sano, T. Otsuji, K. Kurishima, and S. Yamahata, "Ultra-high speed, low-power monolithic photoreceiver using InP/InGaAs double-heterostructure bipolar transistors," *Electron. Lett.*, vol. 33, no. 12, pp. 1047-1048, 1997.

### 第6章

[6.1] N. Ishihara, S. Fujita, M. Togashi, S. Hino, Y. Arai, N. Tanaka, Y. Kobayashi, and Y. Akazawa, "3.5-Gb/s x 4-ch Si bipolar LSI's for optical interconnections," *IEEE J. Solid-State Circuits*, vol. 30, pp. 1493-1501, 1995.

[6.2] Z. -G. Wang, V. Hurm, M. Lang, M. Berroth, M. Ludwig, T. Fink, K. Kohler, and B. Raynor, "10 Gb/ s monolithic optoelectronic integrated receiver with clock recovery, data decision, and 1:4 demultiplexer," in *Proc. ESSCIRC'95* (Lille, France), Sept. 1995, pp. 354-357.

[6.3] 田島、小西、富樫、柳生、高橋、渡部、早坂、"LSI 化 2.4Gb/s 光送受信パッケージの特性、" 1991 年信学会春季全国大会, p. 4-103.

[6.4] 本島、野上、発生川、北山, "1.55µm MQW DFB-LD を用いた 2.4Gbit/s 光送受信器の試作," 1991 年信学会春季全国大会, p. 4-106.

[6.5] Y. Kobayashi, Y. Akatsu, K. Nakagawa, Y. Imai, and H. Kikuchi, "Compact 10 Gbit/s optical transmitter and receiver circuit packs", *IEEE Trans. Microwave Theory Tech.*, vol. 43, pp. 1916-1922, 1995.

[6.6] E. Sano, K. Kurishima, H. Nakajima, and S. Yamahata, "High-speed, low-power lightwave communication IC's using InP/InGaAs double-heterojunction bipolar transistors," submitted to *IEEE Trans. VLSI Systems*.

[6.7] H. Haisch, D. Baums, E. Lach, D. Kaiser, E. Kuhn, K. Satzke, J. Weber, R. Weinmann, P. Wiedemann, and E. Zielinski, "Record bandwidth (42 GHz measured) and polarisation insensitive (<0.4 dB) tensile strained InGaAsP MQW ridge waveguide electroabsorption modulator for ultra-high bitrate TDM systems," in *Proc. 21st Eur. Conf. on Opt. Comm.* (Brussels, Belgium), Sept. 1995, pp. 1007-1010.

[6.8] K. Wakita, K. Yoshino, I. Kotaka, S. Kondo, and Y. Noguchi, "High-speed, highly efficient MQW modulator module with polarization insensitivity and very low chirp," in *Proc. 21st Eur. Conf. on Opt.* 

Comm. (Brussels, Belgium), Sept. 1995, pp. 1011-1014.

[6.9] T. Otsuji, M. Yoneyama, K. Murata, and E. Sano, "A super-dynamic flip-flop circuit for broadband applications up to 24-Gbit/s utilizing production-level 0.2-µm GaAs MESFETs," in *IEEE GaAs IC Symp Tech. Dig.* (Orlando, FL), Nov. 1996, pp. 145-148.

[6.10] T. Kuroda, T. Fujita, Y. Itabashi, S. Kabumoto, M. Noda, and A. Kanuma, "1.65Gb/s 60mW 4:1 multiplexer and 1.8Gb/s 80 mW 1:4 demultiplexer ICs using 2V 3-level series-gating ECL circuits," in *Tech. Dig. ISSCC* (San Francisco, CA), Feb. 1995, pp. 36-37.

[6.11] U. Eriksson, P. Evaldsson, B. Stalnacke, and B. Willen, "1.55 μm multiple quantum well laser and heterojunction bipolar transistor fabricated from the same structure utilizing zinc diffusion," in Optoelectronic Integreated Circuits, Y.-S. Park, R. V. Ramaswamy, Eds., Proc. SPIE 3006, pp. 145-152, 1997.

# 本研究に関する公表論文リスト

## 学術論文

 E. Sano, "A device model for metal-semiconductor-metal photodetectors and its applications to optoelectronic integrated circuit simulation," *IEEE Trans. Electron Devices*, vol. 37, no. 9, pp. 1964-1968, 1990.
 E. Sano, "Two-dimensional ensemble Monte Carlo calculation of pulse responses of submicrometer GaAs metal-semiconductor-metal photodetectors," *IEEE Trans. Electron Devices*, vol. 38, no. 9, pp. 2075-2081, 1991.

(3) E. Sano, "Theoretical analysis of the influences of barrier-enhancement layers on transient responses of MSM photodetectors," *IEEE Trans. Electron Devices*, vol. 39, no. 6, pp. 1355-1362, 1992.

(4) E. Sano, M. Yoneyama, H. Nakajima, and Y. Matsuoka, "A monolithically integrated photoreceiver compatible with InP/InGaAs HBT fabrication process," *J. Lightwave Technol.*, vol. 12, no. 4, pp. 638-643, 1994.

(5) E. Sano and M. Yoneyama, "A mixed photonic/electronic circuit simulation including transient noise sources," *IEICE Trans. Electron.*, vol. E78-C, no. 4, pp. 447-453, 1995.

(6) E. Sano, Y. Matsuoka and T. Ishibashi, "Device figure-of-merits for high-speed digital ICs and baseband amplifier," *IEICE Trans. Electron.*, vol. E78-C, no. 9, pp. 1182-1188, 1995.

(7) E. Sano, M. Yoneyama, S. Yamahata, and Y. Matsuoka, "InP/InGaAs double-heterojunction bipolar transistors for high-speed optical receivers," *IEEE Trans. Electron Devices*, vol. 43, no. 11, pp. 1826-1832, 1996.

(8) N. Ishihara. <u>E. Sano</u>, Y. Imai, H. Kikuchi, and Y. Yamane, "A design technique for a high-gain, 10-GHz class-bandwidth GaAs MESFET amplifier IC module," *IEEE J. Solid-State Circuits*, vol. 27, no. 4, pp. 554-562, 1992.

## 国際会議

(1) E. Sano, N. Ishihara, Y. Imai, H. Kikuchi, and Y. Yamane, "A 10Gb/s GaAs MESFET equalizer IC module," in VLSI Circuits Symp. Dig. (Oiso, Japan), May 1991, pp. 79-80.

(2) E. Sano, Y. Imai, and H. Ichino, "Lightwave communication ICs for 10 Gbit/s and beyond (invited)", in *Tech. Dig. OFC*'95 (San Diego, CA), Feb. 1995, pp. 36-37.
## レター、ショートノート

(1) E. Sano, M. Shinagawa, and R. Takahashi, "Theoretical analysis of timing jitter in gain-switched semiconductor lasers," *Appl. Phys. Lett.*, vol. 55, no. 6, pp. 522-524, 1989.

(2) E. Sano, M. Nakamura, Y. Imai, Y. Matsuoka, and T. Ishibashi, "18:5GHz bandwidth monolithic preamplifier using AlGaAs/GaAs ballistic collection transistors," *Electron. Lett.*, vol. 27, no. 22, pp. 2093-2094, 1991.

(3) E. Sano, M. Yoneyama, T. Enoki, and T. Tamamura, "Performance dependence of InGaAs MSM photo-detectors on barrier-enhancement layer structures," *Electron. Lett.*, vol. 28, no. 13, pp. 1220-1221, 1992.
(4) E. Sano, S. Yamahata, and Y. Matsuoka, "40 GHz bandwidth amplifier IC using AlGaAs/GaAs ballistic collection transistors with carbon-doped bases," *Electron. Lett.*, vol. 30, no. 8, pp. 635-636, 1994.

(5) E. Sano, M.Yoneyama, S. Yamahata, and Y. Matsuoka, "23 GHz bandwidth monolithic photoreceiver compatible with InP/InGaAs double-heterojunction bipolar transistor fabrication process," *Electron. Lett.*, vol. 30, no. 24, pp. 2064-2065, 1994.

(6) E. Sano and K. Murata, "An analytical delay expression for source-coupled FET logic (SCFL) inverters," *IEEE Trans. Electron Devices*, vol. 42, no. 4, pp. 785-786, 1995.

(7) E. Sano, K. Kurishima, and S. Yamahata, "20Gbit/s regenerative receiver IC using InP/InGaAs doubleheterostructure bipolar transistors," *Electron. Lett.*, vol. 33, no. 2, pp. 159-160, 1997.

(8) E. Sano, K. Sano, T. Otsuji, K. Kurishima, and S. Yamahata. "Ultra-high speed, low-power monolithic photoreceiver using InP/InGaAs double-heterostructure bipolar transistors," *Electron. Lett.*, vol. 33, no. 12, pp. 1047-1048, 1997.

#### 社内誌

(1) 佐野、今井、富樫、小野、"超高速集積回路技術、" NTT R&D, vol. 44, no. 3, pp. 259-264, 1995.

#### 単行本分担執筆

(1) 佐野、"光通信用高速集積回路、"阿部、三村、芽根編「光・マイクロ波半導体応用技術」、サ イエンスフォーラム、1996,

(2) E. Sano, "High Speed Electronics," I. P. Kaminow and T. L. Koch, Eds., optical fiber telecommunications III, Academic Press, 1997.

# 参考公表論文リスト

# 学術論文

 E. Sano, R. Kasai, K. Ohwada, and H. Ariyoshi, "A two-dimensional analysis for MOSFET's fabricated on buried SiO<sub>2</sub> layer," *IEEE Trans. Electron Devices*, vol. ED-27, no. 11, pp. 2043-2050, 1980.
 K. Ohwada, Y. Omura, and <u>E. Sano</u>, "A high-speed buried channel MOSFET isolated by an implanted

silicon dioxide," IEEE Trans. Electron Devices, vol. ED-28, no. 9, pp. 1084-1087, 1981.

(3) Y. Omura, <u>E. Sano</u>, and K. Ohwada, "A negative drain conductance property in super-thin film buried-channel MOSFET on a buried insulator," *IEEE Trans. Electron Devices*, vol. ED-30, no. 1, pp. 67-73, 1983.
(4) E. Sano, T. Tsukahara, and T. Kimura, "A low-frequency noise analysis using two-dimensional numerical analysis method," *IEEE Trans. Electron Devices*, vol. ED-30, no. 12, pp. 1699-1704, 1983.

(5) 佐野、木村、"任意構造半導体素子解析プログラム," 信学論, vol. J66-C, no. 6, pp. 470-477, 1983.
(6) 石川、<u>佐野</u>、羽深、泉、木村、"CMOS/SIMOX 周波数シンセサイザ IC," 信学論, vol. J66-C, no. 7, pp. 497-504, 1983.

(7) 佐野、木村、"MOS キャパシタにおける放射線損傷の数値解析、"信学論, vol. J69-C, no. 5, pp. 515-521, 1986.

(8) 佐野、木村、"高精度回路解析用 CMOS デバイスモデル、"信学論, vol. J70-C, no. 2, pp. 135-142, 1987.

(9) E. Sano, T. Tsukahara, and A. Iwata, "Performance limits of mixed analog/digital circuits with scaled MOSFET's," *IEEE J. Solid-State Circuits*, vol. 23, no. 4, pp. 942-949, 1988.

(10) T. Nagatsuma, T. Shibata, <u>E. Sano</u>, and A. Iwata, "Subpicosecond sampling using a noncontact electrooptic probe," *J. Appl. Phys.*, vol. 66, no. 9, pp. 4001-4009, 1989.

(11) E. Sano and T. Shibata, "Fullwave analysis of picosecond photoconductive switches," *IEEE J.Quantum Electron.*, vol. 26, no. 2, pp. 372-377, 1990.

(12) T. Shibata and <u>E. Sano</u>, "Characterization of MIS structure coplanar transmission lines for investigation of signal propagation in integrated circuits," *IEEE Trans.Microwave Theory Tech.*, vol. 38, no. 7, pp. 881-890, 1990.

(13) 柴田、<u>佐野</u>、"差分時間領域法によるコプレーナ線路の解析,"信学論, vol. J73-C-I, no. 2, pp. 61-70, 1990.

(14) Y. Imai, <u>E. Sano</u>, and K. Asai, "Design and performance of wideband GaAs MMIC's for high-speed optical communication systems," *IEEE Trans.Microwave Theory Tech.*, vol. 40, no. 2, pp. 185-190, 1992.
 (15) M. Nakamura, Y. Imai, <u>E. Sano</u>, Y. Yamauchi, and O. Nakajima, "A limiting amplifier with low phase

deviation using an AlGaAs/GaAs HBT," IEEE J. Solid-State Circuits, vol. 27, no. 10, pp. 1421-1427, 1992.
(16) Y. Matsuoka, S. Yamahata, S.Yamaguchi, K. Murata, <u>E. Sano</u>, and T. Ishibashi, "IC-oriented selfaligned high-performance AlGaAs/GaAs ballistic collection transistors and their applications to high-speed ICs," IEICE Trans. Electron., vol. E76-C, no. 9, pp. 1392-1401, 1993.

(17) Y. Imai, <u>E. Sano</u>, M. Nakamura, and N. Ishihara. "Design and performance of clock-recovery GaAs ICs for high-speed optical communication systems," *IEEE Trans.Microwave Theory Tech.*, vol. 41, no. 5, pp. 745-751, 1993.

(18) H. Ichino, M. Togashi, M. Ohhata, Y. Imai, N. Ishihara, and <u>E. Sano</u>, "Over-10-Gb/s IC's for future lightwave communication," J. Lightwave Technol., vol. 12, no. 2, pp. 308-319, 1994.

(19) T. Ishibashi, Y. Yamauchi, E. Sano, H. Nakajima, and Y. Matsuoka, "Ballistic collection transistors and their applications," *Int. J. High Speed Electronics and Systems*, vol. 5, no. 3, pp. 349-379, 1994.
(20) Y. Matsuoka and E. Sano, "InP/InGaAs double-heterostructure bipolar transistors for high-speed ICs and OEICs," *Solid-State Electron.*, vol. 38, no. 9, pp. 1703-1709, 1995.

(21) K. Murata, T. Otsuji, <u>E. Sano</u>, M. Ohhata, M. Togashi, and M. Suzuki, "A novel high-speed latching operation flip-flop (HLO-FF) circuit and its application to a 19 Gb/s decision circuit using 0.2 µm GaAs MESFET," *IEEE J. Solid-State Circuits*, vol. 30, no. 10, pp.1101-1108,1995.

# 国際会議

 K. Ohwada, Y. Omura, and <u>E. Sano</u>, "A high speed buried channel MOSFET isolated by an implanted silicon dioxide layer," in *IEDM Tech. Dig.* (Washington, D. C.), Dec. 1980, pp. 756-759.

(2) K. Izumi, Y. Omura, M. Ishikawa, and <u>E. Sano</u>, "SIMOX technology for CMOS LSIs," in VLSI Tech. Symp. Dig. (Oiso, Japan), Sept. 1982, pp. 10-11.

(3) T.Nagatsuma, T. Shibata, <u>E. Sano</u>, and A. Iwata, "Non-contact electro-optic sampling system in subpicosecond regime," *IMTC* (San Jose, CA), Feb. 1990, pp. 152-158.

(4) Y. Imai, <u>E. Sano</u>, and K. Asai, "DC-10GHz band GaAs MMICs for high-speed optical communication systems," in *Proc. ISCAS* (Singapore), 1991,

#### pp. 1865-1868.

(5) M. Nakamura, Y. Imai, E. Sano, Y. Yamauchi, and O. Nakajima, "A 15-GHz AlGaAs/GaAs HBT limiting amplifier with low phase deviation," in *IEEE GaAs IC Symp. Dig.* (Monterey, CA), Oct. 1991, pp. 45-48.

(6) Y. Matsuoka, S. Yamahata, H. Ichino, <u>E. Sano</u>, and T. Ishibashi, "Application of AlGaAs/GaAs ballistic collection transistors to mutiplexer and preamplifier circuits," in *IEDM Tech. Dig*, (Washington, D. C.),

Dec. 1991, pp. 797-800.

(7) Y. Matsuoka, H. Nakajima, K. Kurishima, T. Kobayashi, M. Yoneyama, and <u>E. Sano</u>, "Novel InP/InGaAs double-heterojunction bipolar transistors suitable for high-speed IC's and OEIC's (invited)," in *Proc. IPRM* (Santa Barbara, CA), March 1994, pp. 555-558.

(8) Y. Matsuoka and E. Sano. "InP/InGaAs double-heterojunction bipolar transistors for high-speed ICs," Topical Workshop on Heterostructure Microelectronics (Susono, Japan), Aug. 1994.

(9) Y. Matsuoka and E. Sano, "High-speed AlGaAs/GaAs HBTs and their applications to 40-Gbit/s-class ICs (invited)," in *IEEE GaAs IC Symp. Dig.* (Philadelphia, PA), Oct. 1994, pp. 185-188.

(10) K. Murata, T. Otsuji, M. Ohhata, M. Togashi, <u>E. Sano</u>, and M. Suzuki, "A novel high-speed latching operation flip-flop (HLO-FF) circuit and its application to a 19 Gb/s decision circuit using 0.2 μm GaAs MESFET," in *IEEE GaAs IC Symp. Dig.* (Philadelphia, PA), Oct, 1994, pp. 193-196.

(11) S. Yamahata, Y. Matsuoka, and <u>E. Sano</u>. "High-performance collector-up AlGaAs/GaAs HBT's and their application to preamplifier ICs," in *APMC Proc.* (Makuhari, Japan), Dec. 1994, pp. 1009-1012.

(12) M. Yoneyama, T. Shibata, <u>E. Sano</u>, Y. Kawamura, R. Takahashi, T. Enoki, T. Nagatsuma, and M. Yaita, "Differential photoconductive AND gate with low-temperature-grown InGaAs/InAlAs MQW MSM-PDs," in *Tech. Dig. OFC* (San Diego, CA), Feb. 1995, pp. 283-284.

(13) M. Yoneyama, <u>E. Sano</u>, S. Yamahata, and Y. Matsuoka, "A monolithically integrated logic photoreceiver with double-heterojunction bipolar transistors," in *Proc. IPRM* (Sapporo, Japan), May 1995, pp. 361-364.
(14) T. Otsuji, Y. Imai, and <u>E. Sano</u>, "Lightwave communication ICs beyond 10 Gb/s- Design and measurement challenges - (invited)," in *IEEE MMWMC* (Orlando, FL), May 1995, pp. 11-14.

(15) S. Yamaguchi, Y. Imai, T. Shibata, T. Otsuji, M. Hirano, and <u>E. Sano</u>, "An inverted microstrip line IC structure for ultra high-speed applications," in *IEEE MTT-S Dig.* (Orlando, FL), May 1995, pp. 1643-1646.
(16) T. Otsuji, M. Yaita, T. Nagatsuma, and <u>E. Sano</u>, "10- to 80-Gb/s, highly extinctive electrooptic pulse pattern generation," *Ultrafast Phenomena Topical Meeting* (San Diego, CA), May 1996, paper FE10.
(17) T. Otsuji, <u>E. Sano</u>, Y. Imai, and T. Enoki, "40-Gbit/s ICs for future lightwave communications systems (invited)," in *IEEE GaAs IC Symp. Dig.* (Orlando, FL), Nov. 1996, pp. 14-17.

(18) T. Otsuji, M. Yoneyama, K. Murata, and <u>E. Sano</u>, "A super-dynamic flip-flop circuit for broadband applications up to 24-Gbit/s utilizing production-level 0.2-µm GaAs MESFETs," in *IEEE GaAs IC Symp. Dig.* (Orlando, FL), Nov. 1996, pp. 145-148.

(19) H. Shiomi, M. Yoneyama, T. Shibata, <u>E. Sano</u>, and S. Kawasaki, "A simple microwave oscillator photodetector operating with optical signal designed by an illuminated FET model," *International Topical Meeting* on *Microwave Photonics* (Kyoto, Japan), Dec. 1996.

(20) S. Yamahata, K. Kurishima, H. Nakajima, and E. Sano, "Application of small scale InP/InGaAs DHBTs

to single-chip 20-Gbit/s regenerative receiver circuits with extremely low power dissipation (invited)," in *Topical Meet. Ultrafast Electron. Optoelectron.* (Incline Village, NV), March 1997, pp. 124-126. (21) K. Narahara, T. Otsuji, T. Nagatsuma, and <u>E. Sano</u>, "A new concept for ultrafast digital circuits: Traveling-wave FET logic," in *Topical Meet. Ultrafast Electron. Optoelectron.* (Incline Village, NV), March 1997, pp. 127-129.

(22) S. Fukushima, <u>E. Sano</u>, Y. Yamane, K. Genda, and T. Matsumura, "10-Gbit/s asynchronous transfermode switch employing serial optical interconnection," in *Conf. on Lasers and Electro-Optics* (Baltimore, MD), May 1997, p. 52.

## レター、ショートノート

E. Sano, K. Ohwada, and T. Kimura, "A buried channel/surface channel CMOS IC isolated by an implanted silicon dioxide layer," *IEEE Trans. Electron Devices*, vol. ED-29, no. 3, pp. 459-461, 1982.
 Y. Omura, <u>E. Sano</u>, K. Ohwada, K. Hirata, and Y. Sakakibara, "A low-power and high-speed submicron buried-channel MOSFET fabricated on the buried oxide," *IEEE Trans. Electron Devices*, vol. ED-29, no. 8, pp. 1331-1332, 1982.

(3) E. Sano, T. Nagatsuma, T. Shibata, and A. Iwata, "Generation of picosecond electrical pulses by a pulseforming optoelectronic device," *Appl. Phys. Lett.*, vol. 55, no. 2, pp. 151-152, 1989.

(4) E. Sano and T. Shibata, "Mechanism of subpicosecond electrical pulse generation by asymmetric excitation," *Appl. Phys. Lett.*, vol. 55, no. 26, pp. 2748-2750, 1989.

(5) T. Shibata, T.Nagatsuma, and <u>E. Sano</u>, "Effective optical transit time in direct electro-optic sampling of GaAs coplanar integrated circuits," *Electron. Lett.*, vol. 25, no. 12, pp. 771-773, 1989.

(6) M. Yoneyama, <u>E. Sano</u>, S. Yamahata, and Y. Matsuoka, "A 13-Gb/s pin-PD/decision circuit using InP-InGaAs double-heterojunction bipolar transistors," *IEEE Photon. Technol. Lett.*, vol. 8, no. 2, pp. 272-274, 1996.

(7) M. Yoneyama, <u>E. Sano</u>, S. Yamahata, and Y. Matsuoka, "17 Gbit/s pin-PD/decision circuit using InP/ InGaAs double-heterojunction bipolar transistors," *Electron. Lett.*, vol. 32, no. 4, pp. 393-394, 1996.
(8) T. Otsuji, M. Yoneyama, Y. Imai, S. Yamaguchi, T. Enoki, Y. Umeda, and <u>E. Sano</u>, "46 Gbit/s multiplexer and 40 Gbit/s demultiplexer IC modules using InAlAs/InGaAs/InP HEMTs," *Electron. Lett.*, vol. 32, no. 7, pp. 685-686, 1996.

#### 社内誌

(1) 柴田、<u>佐野</u>、岩田、"マイクロ波回路の電磁界解析技術," NTT R&D, vol. 39, no. 5, pp. 811-820, 1990.

(2) 永妻、佐野、岩田、"非接触テラヘルツICブローバ、"NTT R&D, vol. 40, no. 1, pp. 109-118, 1991.
(3) 柴田、木村、今井、佐野、"超広帯域集積回路・モジュール設計技術、"NTT R&D, vol. 45, no. 1, pp. 39-46, 1996.

(4) T. Shibata, S. Kimura, Y. Imai, and <u>E. Sano</u>, "Very-broaband IC module design technology," NTT Review, vol. 8, no. 6, pp. 17-25, 1996.

