東京大学大学院新領域創成科学研究科 基盤科学研究系物質系専攻

平成 30 年度

修士論文

### 接触抵抗低減による

### 高速有機単結晶トランジスタの開発

2019 年 1 月 22 日提出 指導教員 竹谷 純一 教授

### 左近 崇晃

## 目次

| 第1章   | はじめに                        | 1  |
|-------|-----------------------------|----|
| 第2章   | 研究背景と目的                     | 2  |
| 2.1.  | 有機電界効果トランジスタ (OFET) の基礎     | 2  |
| 2.1.1 | 1. 有機半導体材料                  | 3  |
| 2.1.2 | 2. 有機半導体製膜プロセス              | 5  |
| 2.1.3 | 3. OFET の構造と動作原理            | 6  |
| 2.1.4 | 4. OFET の特性評価               | 7  |
| 2.2.  | OFET の接触抵抗                  | 10 |
| 2.2.1 | 1. 接触抵抗の評価手法                | 10 |
| 2.2.2 | 2. 短チャネル OFET における接触抵抗の影響   | 10 |
| 2.2.3 | 3. 接触抵抗の低減手法                | 11 |
| 2.3.  | OFET の高周波応答                 | 15 |
| 2.3.  | 1. 遮断周波数                    | 15 |
| 2.3.2 | 2. 有機半導体ダイオードの整流特性          | 16 |
| 2.4.  | 本研究の目的                      | 20 |
| 第3章   | スプリットゲートトランジスタによる高周波応答      | 21 |
| 3.1.  | スプリットゲートトランジスタの作製           | 23 |
| 3.2.  | トランジスタ特性                    | 27 |
| 3.3.  | 接触抵抗評価                      |    |
| 3.4.  | スプリットゲートトランジスタの遮断周波数測定      | 31 |
| 第4章   | 選択的界面ドーピングによる高周波応答          | 34 |
| 4.1.  | ダメージフリーリソグラフィを用いた選択的界面ドーピング | 35 |
| 4.2.  | トランジスタ特性                    |    |
| 4.3.  | 接触抵抗評価                      | 40 |
| 4.4.  | 遮断周波数測定                     | 42 |
| 4.5.  | OFET ダイオードの整流特性             | 45 |
| 第5章   | 総括                          | 47 |
| 参考文献  | ŧ                           |    |
| 謝辞    |                             | 50 |

#### 第1章 はじめに

有機半導体は機械的柔軟性や軽量性といった無機半導体にはないユニークな特徴を有しており、 また低コストな溶液プロセスでの製膜が可能であることからエレクトロニクス産業における次世 代材料として注目を集めている。有機半導体を活性層に用いた有機電界効果トランジスタ(OFET) では、1990年頃までは移動度が 0.01 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup>程度にとどまっており、その低い移動度の克服が 課題となっていた。しかし、近年では材料や製膜プロセスの研究が進み、塗布法で製膜した有機 半導体単結晶膜を用いた OFET において 10 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup>以上の高移動度を示すという報告も次第に 増えてきた。このような OFET の高性能化に伴い、RF-ID タグのような 10 MHz 以上の高周波での 動作が求められるデバイスへの応用が期待されるようになっている。一方で、OFET は非常に大き な接触抵抗を持っているために短チャネルにした際の実効的な移動度は単結晶本来の移動度から 大幅に低下してしまう。そのため、OFET の短チャネルでの移動度の低下を抑え、応答周波数を向 上させるためには、接触抵抗を低減させることが必須である。

OFETの接触抵抗を低減するためにはコンタクト電極と有機半導体の界面にドーピングを施し、 電極界面のキャリア密度を高めるという方策が極めて有効である。本研究では、電界効果ドーピ ングと化学ドーピングの二つのアプローチによって OFET の接触抵抗を低減させることを試みた。 一つ目のアプローチは、OFET ヘスプリットゲート構造を導入することで、電界効果によって電極 界面をドーピングするというものである。スプリットゲート構造とは、ソース・ドレイン電極と 重なるようにスプリットゲート電極が絶縁膜中に埋め込まれた構造である。ソース・ドレイン電 極とスプリットゲート電極の間に電圧を印加し、電極界面のキャリア密度を高めることで接触抵 抗低減を試みた。二つ目の化学ドーピングのアプローチでは、有機半導体層にダメージを与える ことなく、いかにして電極界面のみをドーピングするかがカギとなる。そこで本研究では有機半 導体層にダメージを与えることなく、有機半導体層/ソース・ドレイン電極界面にのみ選択的にド ーパント層を形成することが可能な新たなリソグラフィプロセスの開発に取り組んだ。以上のア プローチにより、接触抵抗を低減させることで OFET の高周波応答特性を向上させることを目指 した。

以下に本論文の概要を記す。第2章では本研究の背景となる有機半導体や OFET の基本原理に ついて述べる。第3章では一つ目のアプローチであるスプリットゲート構造を用いた OFET の伝 達特性や接触抵抗、高周波応答特性の測定結果について述べる。第4章では新たに開発したダメ ージフリーリソグラフィのプロセスおよびその手法を用いて作製した OFET の接触抵抗や高周波 応答特性の評価結果について述べる。第5章では本研究で得られた結果を総括し、今後の展望に ついて述べる。

1

#### 第2章 研究背景と目的

#### 2.1. 有機電界効果トランジスタ(OFET)の基礎

有機半導体に関する研究は 1954 年の H. Akamatu, H. Inokuchi らによる電荷移動錯体の報告 [1] 以来、今日に至るまで盛んに行われている。

現在多くの電子デバイスに使われている無機半導体は原子同士が共有結合などの強い相互作用 で結びついている。それに対して有機半導体は Van der Waals 力などの弱い相互作用で分子が凝集 しているため、機械的柔軟性に優れ、曲げや歪みを扱う新たな電子デバイスへの応用が期待され ている。加えて分子設計の多様性により、溶媒に可溶な有機分子を用いることが可能なため、真 空・高温といった高コストなプロセスではなく、低コストな溶液プロセスでの製膜が可能という 点でも産業的な応用に大きな貢献が期待できる。近年では、有機 EL ディスプレイも普及され始 めるなど、有機半導体を用いた電子デバイスの実用化に向けた多くの研究が行われている [2]。

有機半導体を活性層に用いた OFET はシリコントランジスタに代わる次世代の電子デバイスの ーつとして注目されている。1983 年に K. Kudo らによって OFET の駆動が初めて報告された当 初 [3]、そのキャリア移動度は 10<sup>-5</sup> cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup>程度の値にとどまっており、デバイスへの応用は難 しいと考えられていた。しかし、近年の有機半導体材料やデバイス作製技術の進歩により OFET の移動度は大幅に向上し、10 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup>以上の高い移動度を有する OFET の報告 [4–6]も増加して きている。本節では、近年の OFET の性能向上に寄与してきた有機半導体材料、有機半導体膜の 製膜プロセスおよび OFET の基本的な動作原理について説明する。



図 2-1 (a) 無機半導体、(b) 有機半導体の結合様式を表した模式図

#### 2.1.1. 有機半導体材料

有機半導体は伝達するキャリアの種類によって p 型半導体と n 型半導体に分類される。キャリ アが正孔(ホール)である半導体は p 型半導体、電子(エレクトロン)である半導体は n 型半導 体であり、この区別は無機半導体と同様であるが、添加する不純物の種類によって p型か n型か が決まる無機半導体に対して、有機半導体ではその最高被占有軌道(Highest Occupied Molecular Orbital: HOMO) および最低空軌道(Lowest Unoccupied Molecular Orbital: LUMO) とキャリアを 注入する電極の仕事関数との関係で p 型になるか n 型になるかが決まる。図 2-2 のように半導体 の HOMO と電極の仕事関数が近い場合には電極から正孔の注入が起こりやすいため p 型半導体 として動作し、半導体の LUMO と電極の仕事関数が近い場合には電極から電子の注入が起こりや すいため n 型半導体として動作する。具体例として代表的な有機半導体であるペンタセンを挙げ ると、ペンタセンの HOMO は-5.0 eV、LUMO は-3.0 eV であるため仕事関数が-5.1 eV である金 を電極として用いるとp型半導体として動作し、仕事関数が-2.9eVであるカルシウムを用いると n型半導体として動作する[7]。このように有機半導体は理論的には p型、n型のどちらでも動作 することが可能である。しかし、現在報告されている有機半導体の多くが p 型であり、移動度も p 型のほうが高い。これは電極として多く用いられる金などの安定な金属の仕事関数と有機半導 体の HOMO が近いこと、大気中の水や酸素により LUMO への電子注入が阻害されやすいことな どが原因である。本研究では p 型有機半導体材料を用いており、以下では p 型有機半導体材料の 開発の歴史について述べていく。





図 2-2 p型・n 型有機半導体の HOMO・LUMO と電極の仕事関数との関係図

代表的な p 型有機半導体材料としてベンゼン環が直鎖上に縮合したアセン系の分子が挙げられる。先述のペンタセンもこの一つであり、真空蒸着法で製膜したものでは移動度 3 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> が報告されている [8]。しかし、ペンタセンは大気不安定であり、溶解性も低いことから溶液プロセスでの製膜が難しいという問題がある。この問題を解決するためにペンタセンの 6 位と 13 位をトリイソプロピリエチニル基で置換した 6,13-bis(triisopropyl-silylethynyl) pentacene (TIPS-pentacene) が開発された[9]。TIPS-ペンタセンは大気化で安定であり、溶解性も向上しているため溶液プロセスでの製膜が可能である。溶液プロセスで作製した TIPS ペンタセンの OFET では最高で 4.6 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> の移動度が報告されている。

アセン系以外の p 型有機半導体材料としてはヘテロアセン系の分子がある。ヘテロアセン系の 分子とはヘテロ環とベンゼン環が縮合した分子であり、アセン系の分子と比べて HOMO が深く、 HOMO-LUMO 間のエネルギー差も大きいため大気下で酸化されにくく、安定である。また、側鎖 にアルキル鎖を導入することで溶解性を向上させることができ、溶液プロセスでの製膜が可能と なる。代表的なヘテロアセン系の分子として[1]benzothieno[3,2-*b*][1]benzothiophene(BTBT) や dinaphtho[2,3-*b*:2',3'-*f*]thieno[3,2-*b*]thiophene(DNTT)の誘導体などがあり、溶液プロセスにより製 膜されたもので 10 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup>を超える移動度が報告されている [4,5]。また、当研究室で開発され たヘテロアセン系の分子としては 3,11-didecyldinaphtho[2,3-d:2',3'-d']benzo[1,2-b:4,5-b']dithiophene (C<sub>10</sub>-DNBDT-NW)が挙げられる [6]。この分子は N 字に屈曲した骨格を有するために分子の回 転運動が抑制されて、高い耐熱性を有する。溶媒に可溶であり、溶液プロセスで製膜された半導 体膜では 16 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> という非常に高い移動度が報告されている。



図 2-3 代表的な p 型有機半導体材料 (a) ペンタセン、(b) TIPS-ペンタセン、(c) BTBT 誘導 体、(d) DNTT 誘導体、(e) C<sub>10</sub>-DNBDT-NW の構造式

#### 2.1.2. 有機半導体製膜プロセス

有機半導体は分子間のπ軌道の重なりを介してキャリア伝導が行われるため、キャリア移動度は 分子の配列方向や分子間距離に影響される。分子のパッキングの仕方は半導体膜の製膜方法に大 きく左右されるため、高い移動度の実現に向けて製膜方法に関する研究が盛んに行われている。 有機半導体は真空プロセスでの製膜も可能であるが、溶媒に可溶という有機半導体の特長を十分 に活かすには、低コストな溶液プロセスでの製膜が必要である。以下では、代表的な溶液プロセ スによる製膜方法であるスピンコート法と当研究室で開発された連続エッジキャスト法について 説明する。

#### <u>スピンコート法</u>

スピンコート法とは基板に有機半導体溶液を滴下した後、基板を高速回転させることにより遠 心力で余分な溶液を飛ばし、薄膜を製膜する方法である。溶液の濃度や回転速度を調整すること で膜厚を制御することが可能である。製膜に必要な時間が短く、得られる薄膜の均一性が比較的 高いなどの利点を有している。一方で、スピンコート法で製膜した有機半導体膜はアモルファス もしくは多結晶であるため移動度が低く、その値は 0.5 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup>程度にとどまっている [10–12]。 加えて、この手法では数十センチメートルスケールの大面積での塗布が困難であり、産業応用ま で考えると一度に多数の素子を作製できる大面積プロセスの開発が求められる。



図 2-4 スピンコート法の模式図

#### 連続エッジキャスト法

スピンコート法に挙げられるような問題点を解決する手法として、当研究室では連続エッジキャスト法を開発した [13]。連続エッジキャスト法では、ブレードを基板から少し浮かせた位置に 固定し、そこに有機半導体溶液を一定の供給速度で連続的に供給する。同時に加熱した基板を一 定の速度で移動させることで、結晶をブレードに向かって一軸成長させることができる。基板の 温度や溶液の供給速度などを調節することで大面積の単結晶薄膜を製膜することが可能である。 連続エッジキャスト法により p 型有機半導体材料である C<sub>10</sub>-DNBDT-NW の有機半導体単結晶薄 膜をインチサイズで製膜することに成功しており、平均移動度 7.5 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> という高い移動度を 達成している[13]。



図 2-5 連続エッジキャスト法の模式図

#### 2.1.3. OFET の構造と動作原理

OFET は支持基板、ゲート電極、ゲート絶縁膜、有機半導体層(活性層)、ソース・ドレイン電極から構成されている。ソース・ドレイン電極が半導体層の上/下にある構造をトップコンタクト(TC)/ボトムコンタクト(BC)、ゲート電極が半導体層の上/下にある構造をトップゲート(TG)/ボトムゲート(BG)と呼ぶ。これらを組み合わせたゲート電極とソース・ドレイン電極の配置の違いからデバイス構造は主に4パターンに分類される(図 2-6)。



図 2-6 OFET の基本的なデバイス構造 (a) TCBG 構造、(b) BCBG 構造、(c) TCTG 構造、(d) BCTG 構造

次に BGBC 構造を例にして、OFET の動作原理を説明する。OFET はソース/ゲート電極間に印 加する電圧 ( $V_G$ ) とソース/ドレイン電極間に印加する電圧 ( $V_D$ ) によってソース/ドレイン電極間 に流れるドレイン電流 ( $I_D$ ) を制御することができる。 $V_G$ を印加することでソース電極から有機 半導体層にキャリアが注入され、その状態でVpを印加することでIpが流れる。

 $V_{\rm G} = 0$  Vのとき、有機半導体層にはキャリアがほとんど存在しないため、 $V_{\rm D}$ を印加してもソース・ドレイン電極間に電流は流れない。 $|V_{\rm G}|$ を徐々に大きくしていくと、あるところでソース電極から半導体層へキャリアの注入が始まり、 $V_{\rm D}$ を印加することでソース・ドレイン電極間に電流が流れるようになる。ソース電極からキャリアの注入が始まる $V_{\rm G}$ を閾値電圧( $V_{\rm th}$ )と呼び、キャリアが蓄積される領域をチャネルと呼ぶ。 $|V_{\rm G}| > |V_{\rm th}|$ かつ $|V_{\rm D}| < |V_{\rm G} - V_{\rm th}|$ を満たす領域を線形領域と呼び、この領域ではチャネル抵抗は一定とみなせるため、 $|V_{\rm D}|$ の増加に伴い $I_{\rm D}$ はオームの法則に従って増加する。 $|V_{\rm D}|$ を大きくしていき、 $|V_{\rm G}| > |V_{\rm th}|$ かつ $|V_{\rm D}| = |V_{\rm G} - V_{\rm th}|$ の条件に達すると、 $V_{\rm D}$ とチャネルに実行的に印加されるゲート電圧( $|V_{\rm G} - V_{\rm th}|$ )が等しくなり、ドレイン電極近傍のキャリア蓄積層が消滅する。この状態をピンチオフと呼ぶ。さらに $V_{\rm D}$ を印加した $|V_{\rm D}| > |V_{\rm G} - V_{\rm th}|$ の状態では、過剰の $|V_{\rm D}|$ はキャリア蓄積層の消滅に消費されるため、実行的な $V_{\rm D}$ は増加せず $I_{\rm D}$ はほとんど変化しない。このような領域を飽和領域と呼ぶ。



図 2-7 OFET 動作原理の模式図 (a) 線形領域 ( $|V_G| > |V_h|$ かつ $|V_D| < |V_G - V_{h}|$ )、(b) ピンチ オフ ( $|V_G| > |V_h|$ かつ $|V_D| = |V_G - V_{h}|$ )、(c) 飽和領域 ( $|V_G| > |V_h|$ かつ $|V_D| > |V_G - V_{h}|$ )

#### 2.1.4. OFET の特性評価

OFET の性能を示す指標のひとつとしてキャリア移動度がある。以下ではその導出法を説明する。キャリア移動度の導出にあたって、簡単のために以下の近似(gradual channel 近似)を仮定する。

I.チャネル長(L)がチャネル蓄積厚さ、およびゲート絶縁膜の厚さ(d)よりも十分に長い

Ⅱ.キャリア移動度は電界に依存しない

Ⅲ.ゲート電圧印加時の蓄積電荷はキャリアのみである

以下の導出では、これらの近似が成り立つとして進めていく。

移動度 $\mu$ と位置xにおけるキャリアのドリフト速度 $u_D(x)$ 、および電場 $\varepsilon(x)$ について、

$$\mu = \frac{u_{\rm D}(x)}{\varepsilon(x)} \tag{1}$$

という関係が成り立つ。ドレイン電圧  $V_D$ がかかっているときに、チャネル中には電位勾配が生じるため、それについて考慮する必要がある。チャネル中の位置 x におけるポテンシャルを $\phi(x)$ とすると、絶縁膜の両側にかかる電位差は $V_G - V_{th} - \phi(x)$ となる。 $V_G$ はゲート電圧、 $V_{th}$ は閾値電圧をそれぞれ表す。よって、位置 x における単位面積あたりの蓄積電荷量 $Q_i(x)$ は、

$$Q_{\rm i}(x) = C_{\rm i}(V_{\rm G} - V_{\rm th} - \phi(x))$$
 (2)

と表せる。Ci は絶縁膜の単位面積あたりのキャパシタンスを表す。電流はある断面を単位時間あたりに通過する電荷量であるため、ソース電極からドレイン電極に流れるドレイン電流 Ib(x)は、

$$I_{\rm D}(x) = Q_{\rm i}(x)Wv_{\rm D}(x)$$

(3)

と表せる。Wはチャネル幅である。定常状態において $I_D(x)$ は一定であるので、これを $I_D$ とすると、(1)、(2)、(3)式から、

$$I_{\rm D} = C_{\rm i} (V_{\rm G} - V_{\rm th} - \phi(x)) W \mu \,\varepsilon(x) \tag{4}$$

となる。ここで、電場の定義から $\varepsilon(x) = d\phi(x)/dx$ であるから、

$$I_{\rm D} \mathrm{d}x = C_{\rm i} (V_{\rm G} - V_{\rm th} - \phi(x)) W \mu \, \mathrm{d}\phi(x) \tag{5}$$

これの両辺をx = 0からx = Lまで積分すると、境界条件 $\phi(0) = 0$ 、 $\phi(L) = V_D$ から、

$$\int_{0}^{L} I_{\rm D} dx = \int_{0}^{V_{\rm D}} C_{\rm i} (V_{\rm G} - V_{\rm th} - \phi(x)) W \mu \, d\phi(x)$$

$$I_{\rm D} L = \mu W C_{\rm i} V_{\rm d} \left( V_{\rm G} - V_{\rm th} - \frac{V_{\rm D}}{2} \right)$$

$$I_{\rm D} = \frac{\mu W C_{\rm i}}{L} V_{\rm D} \left( V_{\rm G} - V_{\rm th} - \frac{V_{\rm D}}{2} \right)$$
(6)

となる。線形領域では、 $|V_D| \ll |V_G - V_{th}|$ であるため、(6) 式は、

$$I_{\rm D,lin} = \frac{\mu W C_{\rm i}}{L} V_{\rm D} (V_{\rm G} - V_{\rm th})$$
(7)

と近似される。そのため、線形領域での移動度µ<sub>lin</sub>は、

$$\mu_{\rm lin} = \frac{L}{W} \frac{1}{C_{\rm i} V_{\rm D}} \frac{\mathrm{d}I_{\rm D,lin}}{\mathrm{d}V_{\rm G}} \tag{8}$$

と表されるので、 $I_{d,lin} \epsilon V_G$ に対してプロットしたときの傾きから $\mu_{lin}$ を求めることができる。次に、 飽和領域での移動度 $\mu_{sat}$ を求める。(6) 式の両辺を $V_D$ で微分することで、 $V_D = V_G - V_{th}$ のときに  $I_D$ が最大値を取ることがわかる。このときの $V_D$ がピンチオフが始まる電圧である。(6) 式からは この電圧を境に $I_D$ が減少していくと考えられるが、実際には先述のように実行的な $V_D$ は増加しな いため、 $I_D$ は一定となる。よって、 $|V_D| > |V_G - V_{th}|$ である飽和領域では、

$$I_{\rm D,sat} = \frac{\mu W C_{\rm i}}{2L} (V_{\rm G} - V_{\rm th})^2$$
 (9)

と近似される。(9) 式から飽和領域での移動度 $\mu_{sat}$ は、

$$\mu_{\text{sat}} = \frac{2L}{W} \frac{1}{C_{\text{i}}} \left( \frac{\mathrm{d}\sqrt{I_{\text{D,sat}}}}{\mathrm{d}V_{\text{G}}} \right)^2$$
(10)

と表されるので、 $\sqrt{I_{D,sat}}$ を $V_{G}$ に対してプロットしたときの傾きから $\mu_{sat}$ を求めることができる。

以上のようにして OFET の性能を示す指標のひとつである移動度が求められた。また、閾値電  $EV_{th}$ についても(7)式、(9)式から線形領域については $I_{D,lin}$ - $V_G$ グラフの切片、飽和領域につい ては $\sqrt{I_{D,sat}}$ - $V_G$ グラフの切片から求めることができる。



図 2-8 OFET のチャネル部分の模式図

#### 2.2. OFET の接触抵抗

OFETの特性は電極/有機半導体層界面や有機半導体層/絶縁層界面といった界面の特性に大きく 依存する。特にソース・ドレイン電極/有機半導体層界面には大きな接触抵抗が存在するため、 OFETの伝達特性を多大な影響を与えている。OFETはSi-MOSFET(metal-oxide-semiconductor fieldeffect transistor)と比べて非常に大きな接触抵抗を有しており、数 k~数 10k Ω·cm程度の値が報告 されており[14–16]、この値はSi-MOSFETと比べて4~6桁程度大きい値となっている。接触抵抗 はチャネルに印加される電圧を減少させるだけではなく、デバイスの閾値電圧や動的特性などに も影響を与えるため、素子の短チャネル化や高速・安定動作の実現のためには接触抵抗の低減が 重要となる。

#### 2.2.1. 接触抵抗の評価手法

OFET の特性に大きく影響する接触抵抗だが、以下ではその評価手法の一つである TLM (Transmission Line Method))について説明する。

線形領域において2端子法による測定から得られる OFET の抵抗( $R_{total}$ )はチャネル部分の抵抗( $R_{ch}$ )と接触抵抗( $R_c$ )の和で表される。 $R_{ch}$ は(7)式より、

$$R_{\rm ch} = \frac{L}{\mu_{\rm int} W C_{\rm i} (V_{\rm G} - V_{\rm th})}$$
(11)

と表されるので、 $R_{total}$ は

$$R_{\text{toal}} = \frac{L}{\mu_{\text{int}}WC_{\text{i}}(V_{\text{G}} - V_{\text{th}})} + R_{\text{c}}$$
(12)

と書くことができる。 $\mu_{int}$ は接触抵抗の影響を除いた OFET 本来の移動度を示す。(12) 式よりチャネル長Lに対して $R_{total}$ をプロットしたときの回帰直線の切片の値から $R_c$ の値を見積もることができる。すなわち、図 2-9 (a) に示すようにチャネル長の異なる複数の OFET を作製し、図 2-9 (b) のようにそれぞれの2端子測定によって得られる $R_{total}$ をLに対してプロットすることで $R_c$ の値を見積もることができる (TLM プロット)。以上に記した接触抵抗の評価手法を TLM と呼ぶ。





#### 2.2.2. 短チャネル OFET における接触抵抗の影響

OFET の短チャネル化に伴い、 $R_{total}$ に占める $R_c$ の割合は増加していくため、短チャネル OFET においては接触抵抗の特性への影響が非常に大きくなる。接触抵抗の影響を考慮した OFET の実

行的な移動度であるμ<sub>eff</sub>は線形領域ではチャネル抵抗と接触抵抗の合成抵抗から算出することができる。(7) 式と(12) 式から

$$\frac{L}{\mu_{\rm eff}WC_{\rm i}(V_{\rm G}-V_{\rm th})} = \frac{L}{\mu_{\rm int}WC_{\rm i}(V_{\rm G}-V_{\rm th})} + R_{\rm c}$$
(13)

と書くことができる。(13) 式をµeffについて解くことで

$$\mu_{\rm eff} = \frac{\mu_{\rm int}}{1 + \frac{R_{\rm c} \cdot W}{L} C_{\rm i} \mu_{\rm int} (V_{\rm G} - V_{\rm th})}$$
(14)

を得ることができる。(14) 式からも短チャネル化によって接触抵抗の影響が大きくなり、実行移動度が OFET 本来の移動度から低下していくことがわかる。(14) 式をもとに $R_c \ge \mu_{int}$ 、Lに対する  $\mu_{eff}$ の変化をシミュレーションしたものを図 2-10に示す。シミュレーションでは $C_i = 36.5$  nF cm<sup>2</sup>、  $|V_G - V_{th}| = 30$  Vを用いて計算を行った。短チャネルになるに従い、 $R_{total}$ に占める $R_c$ の割合が増加していくため、図 2-10 からわかるように $\mu_{eff}$ は $\mu_{int}$ と比べて低下してしまう。また、 $R_c$ の値が大きいほどその低下の度合いが著しいことが確認できる。図 2-10 (a) と (b) を比較する $\ge \mu_{int}$ が高い場合に接触抵抗による移動度の減衰が顕著であることがわかる。これは $\mu_{int}$ が高い OFET においてはチャネル抵抗が低いためである。したがって、本来高い移動度を有する有機半導体材料を用いた OFET であっても接触抵抗が低くない場合には、短チャネルにした際に十分な特性を示すことができない。そのため、短チャネル OFET の特性を向上させるためには接触抵抗の低減が必須である。



図 2-10 (a)  $\mu_{int} = 1 \text{ cm}^2 \text{ V}^{-1} \text{ s}^{-1}$ のときと(b) $\mu_{int} = 10 \text{ cm}^2 \text{ V}^{-1} \text{ s}^{-1}$ のときの $R_c$ に対する  $\mu_{eff}$ のチャネル長依存性のシミュレーション結果.。文献 [17]を参考にした。

#### 2.2.3. 接触抵抗の低減手法

接触抵抗は正確には、電極界面からチャネル領域までの半導体のバルク領域の抵抗に起因するアクセス抵抗(*R*acc)と電極界面での抵抗(*R*int)という二つの抵抗の和で表される。そのため、接触抵抗を低減するためには*R*accと*R*int をそれぞれ改善することが必要である。以下では、*R*accと*R*int を低減するためのアプローチについて述べる。

【アクセス抵抗(Racc)の低減手法】

 $R_{acc}$ の低減手法としては、抵抗の原因である半導体のバルク領域を小さくすることが挙げられ る。OFET では TCBG 型、BCTG 型といったようなソース・ドレイン電極とゲート電極が有機半 導体膜に対して逆側に配置されている Staggered 型の構造が頻繁に用いられるが、これに対して BCBG 型、TCTG 型のようなース・ドレイン電極とゲート電極が有機半導体膜に対して逆側に配 置されている Coplanar 型ではバルク領域を極めて小さくすることが可能なため、 $R_{acc}$  の低減に有 効である。P. Darmawan らは C<sub>8</sub>-BTBT を有機半導体層に用いた TCTG 型の OFET において接触抵 抗が大幅に低減されたことが報告されている [18]。通常 Coplanar 型の OFET において接触抵 抗が大幅に低減されたことが報告されている [18]。通常 Coplanar 型の OFET は Staggered 型の OFET と比較して大きな接触抵抗を持つが、ソース・ドレイン電極/有機半導体膜界面に FeCl<sub>3</sub>を用いた ドーパント層を形成することで TC/TG 型の OFET でも容易な電荷注入を可能にしている。図 2-11 に TCTG 型と TCBG 型の OFET の TLM プロットを示す。どちらの構造のデバイスにおいても FeCl<sub>3</sub>によるドーピングは行っているものの、接触抵抗の値は大きく異なり TCBG 型の OFET の 接触抵抗は8.5 kΩ・cmであるのに対して、TCTG 型の OFET の接触抵抗は67 Ω・cmと 2 桁以上小さ いことが報告されている [18]。TCTG 型にすることで、界面のドープ領域とチャネル領域が直接 つながり、 $R_{acc}$ を最小化できた効果だと考えられる。

Staggered 型の OFET における  $R_{acc}$  を低減するためのアプローチとしては半導体の膜厚を薄くすることが挙げられる。A. Yamaura らは C<sub>8</sub>-DNBDT-NW を連続エッジキャスト法で塗布し、その膜厚をコントロールすることで、膜厚 7.2 nm のわずか 2 分子層からなる単結晶薄膜を製膜し、その単結晶膜を用いた OFET において $R_c \cdot W = 46.9 \Omega \cdot \text{cm}$ という OFET では最小の接触抵抗値を報告している [19]。図 2-12 に 2 分子層 OFET と 3 分子層 OFET の接触抵抗の $V_G$ に対する依存性を示す。2 分子層 OFET の接触抵抗は全 $V_G$ 領域で 3 分子層 OFET の 1/5 以下の値となっていることから、 $R_{acc}$ の低減において半導体の膜厚を薄くすることが大変有効であることがわかる。



図 2-11 ソース・ドレイン電極界面をドープした TCTG 型と TCBG 型の OFET の TLM プロッ ト [18]



図 2-122分子層および3分子層単結晶 OFET の接触抵抗のV<sub>G</sub>に対する依存性の比較[19]

【電極界面の抵抗(Rint)の低減手法】

*R*<sub>int</sub> は一般に金属の仕事関数と有機半導体の HOMO 準位のエネルギー差によって決まり、金属 の仕事関数が有機半導体の HOMO 準位よりも高い場合には、ショットキー接合となり、電極界面 に空乏層が形成されるため、大きな *R*<sub>int</sub> が生じる。そのため、HOMO 準位に対して仕事関数が低 い仕事関数を持つ金属を電極として用いることでオーミック接合を実現することが *R*<sub>int</sub> の低減に 重要と考えられる。しかし、実際にはオーミック接合を形成する電極材料と有機半導体の組み合 わせでも、電極界面のトラップ密度が高い場合には、キャリア密度が低下することによって擬似 的なショットキー接合のように振る舞うため、大きな接触抵抗が生じてしまう [20]。このような 場合には、電極/有機半導体界面にドーピングを行い、界面のキャリア密度を増大させることが *R*<sub>int</sub> の低減に対して効果的なアプローチである [21]。界面のキャリア密度を増大させることで空乏層 の厚さを減少させることができるため、キャリアの注入を改善することができる。

シリコン半導体はリンやホウ素などの不純物元素を添加することでドーピングすることができ、 そのドーピング量も添加する不純物元素の量で制御することができる。一方で、有機半導体では ドーパントと有機半導体分子間の酸化還元反応によってドーピングが行われる。そのため、ドー プされるキャリア量はドーパントと有機半導体分子のエネルギー準位の差によって生じる電荷移 動により決まる。したがって、p型有機半導体に対しては、図 2-13 に示すような深い LUMO 準 位をもつアクセプタ性分子や酸化力の強い FeCl<sub>3</sub>などをドーパントとして用いる。ソース・ドレイ ン電極/有機半導体界面にドーパント分子を挿入し、ドーピングを行うことで、界面のキャリア密 度が増大し、空乏層の厚さを減少させることができ、*R*<sub>int</sub> を低減させることが可能である。また、 界面ドーピングは *R*<sub>acc</sub> の低減に対しても有効であると考えられる。界面ドーピングを行っていな い OFET においては接触抵抗が*V*<sub>G</sub>に強い依存性を示し、|*V*<sub>G</sub>|の増加に伴い、接触抵抗が低下すると いった挙動を示す。これは半導体のバルク領域のトラップに起因するものであり、|*V*<sub>G</sub>|が低い領域 ではトラップが埋まりきっていないため高い *R*<sub>acc</sub> を示すが、|*V*<sub>G</sub>|が増加することでそれらトラップ が埋まり、*R*acc も減少する。一方で、界面ドーピングを行った OFET の接触抵抗は図 2-14 に示す ように*V*Gに依存しないことがある。これは界面ドーピングによるキャリア密度の増大により、バ ルク領域のトラップが埋まっているためだと考えられる [21]。



(a) 2,3,5,6-tetrafluoro-7,7,8,8-tetracyano-quinodimethane (F<sub>4</sub>-TCNQ),
(b) 1,3,4,5,7,8-hexafluorotetracyanonaphthoquinodimethane (F<sub>6</sub>-TNAP),
(c) molybdenum tris-[1,2-bis(trifluoromethyl)ethane-1,2-dithiolene] (Mo(tfd)<sub>3</sub>)



図 2-14 FeCl<sub>3</sub>で界面ドーピングされた OFET と界面ドーピングされていない OFET の接触抵抗のV<sub>G</sub>依存性 [21]。界面ドーピングされた OFET では接触抵抗の依存性がなくなっていることがわかる。

#### 2.3. OFET の高周波応答

2.1.4 では OFET の性能を表す指標として移動度を導出したが、OFET を実デバイスに応用して いくためには動作周波数に対応した電圧を入力した際のダイナミックな応答特性が重要となる。 OFET の移動度は従来 1 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> 以下という低い値にとどまっており、電子ペーパーやディスプ レイ駆動のアクティブマトリクスなどの比較的動作速度が低速なデバイスのみに応用範囲が限ら れていた。しかし、近年の有機半導体材料開発や OFET 作製技術の向上により 10 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> を超 える高い移動度の報告も増えてきたことで、RF-ID タグのような高速動作が求められるデバイス への OFET の応用も期待されるようになった。一方で、OFET の動作周波数の向上のためには移 動度だけではなく、短チャネル化や寄生容量の低減なども必要となる。本節では、OFET の高周波 応答特性についてトランジスタ単素子の動作周波数の上限値を示す遮断周波数およびダイオード として OFET を用いた際の整流特性について説明する。

#### 2.3.1. 遮断周波数

OFET はスイッチング素子として機能するだけではなく、ゲート電圧を入力することでドレイン電流を出力として取り出す信号増幅素子としての機能も持つ。このときの OFET の増幅率は *I*b と *I*G の比である電流利得(*Gain*)によって決定される。OFET は絶縁膜をゲート電極と有機半導体層で挟んだキャパシタ構造とみなすことができるため、ゲート電極に入力する交流電圧の周波数を増加させていくと、やがて入力信号に対応する *I*G と出力信号となる *I*b の振幅が等しくなり、OFET は信号増幅素子としての機能を失うことになる。この信号増幅機能を示す上限の周波数は遮断周波数(*f*) と呼ばれ、トランジスタ単素子の動作周波数を評価する際の指標として用いられる。以下では、*f*c の理論式の導出を行う。

入力交流電圧の周波数が $f_c$ のとき、ゲート電流の振幅 $\Delta I_G$ とドレイン電流の振幅 $\Delta I_D$ が等しくなるため、式では次のように表せる。

$$\frac{\Delta I_{\rm D}}{\Delta I_{\rm G}} = 1 \tag{15}$$

ゲートに印加する電圧を $V_{\rm G} = V_0 \sin(2\pi ft)$ とする。 $V_0$ は入力交流電圧の振幅、fは周波数、tは時間を表す。ゲートはキャパシタンスとみなせるため、ゲート電流は、

$$I_{\rm G} = \frac{\mathrm{d}Q}{\mathrm{d}t} = \frac{C\mathrm{d}V}{\mathrm{d}t} = V_0 C 2\pi f \cos(2\pi f t) \tag{16}$$

と表せる。ここで、*C*はゲート電極とチャネル領域の重なっている部分の絶縁膜のキャパシタンスと寄生容量*C*<sub>para</sub>の和で表すことができる。そのため、*C*は、

$$C = C_{\rm i}WL + C_{\rm para} \tag{17}$$

と表すことができる。通常の OFET では、*C*<sub>para</sub>はゲート電極とソース・ドレイン電極のオーバー ラップしている部分の絶縁膜のキャパシタンスであるため、

$$C_{\text{para}} = 2C_{\text{i}}W\Delta L \tag{18}$$

と表せる。ここで、 $\Delta L$ はソース・ドレイン電極とゲート電極のオーバーラップしている部分の長 さである。したがって、 $\Delta I_{c}$ は、  $\Delta I_{\rm G} = 2\pi f C_{\rm i} W (L + 2\Delta L) V_0 \tag{19}$ 

と書ける。次に $\Delta I_{\rm D}$ を求める。 $V_{\rm G} = V_0 \sin(2\pi ft)$ のときの $I_{\rm D}$ は(6)式から、

$$I_{\rm D} = \frac{\mu W C_{\rm i}}{L} V_{\rm D} \left( V_0 \sin(2\pi f t) - V_{\rm th} - \frac{V_{\rm D}}{2} \right)$$
(20)

であるので、ΔI<sub>D</sub>は、

$$\Delta I_{\rm D} = \frac{\mu W C_{\rm i}}{L} V_{\rm D} V_0 \tag{21}$$

と書ける。(19) 式と(21) 式を(15) 式に代入して、

$$f_{\rm c} = \frac{\mu V_{\rm D}}{2\pi L (L + 2\Delta L)}$$
(22)

が得られる。また、 $\mu$ は実効移動度 $\mu_{eff}$ で表すことができるので、 $f_c$ は

$$f_{\rm c} = \frac{\mu_{\rm eff} V_{\rm D}}{2\pi L (L + 2\Delta L)}$$
(23)

と表すことができる。(23)式から遮断周波数の向上には高い実効移動度μ<sub>eff</sub>と、LおよびΔLを小 さくすることが必要である。一方で、2.2.2で述べたようにμ<sub>eff</sub>はLを短くしていくと接触抵抗の影 響が次第に支配的になっていくため、接触抵抗が大きい場合にはμ<sub>eff</sub>は大幅に減少していく。その ため、遮断周波数を向上させるためには接触抵抗を低減することが不可欠である。

#### 2.3.2. 有機半導体ダイオードの整流特性

高移動度 OFET の研究が進み、様々なデバイスへの応用が期待されている。その応用先の1つ として RF-ID タグが挙げられる。RF-ID タグとはリーダ/ライタと非接触通信によって情報のやり 取りを行うことができる IC タグであり、Suica などの交通機関の乗車カードや電子マネー、社員 証など様々な用途が存在する。近年では、経済産業省とコンビニ大手 5 社(セブンイレブン、ロ ーソン、ファミリーマート、ミニストップ、ニューデイズ)から2025年までに5社で取り扱う商 品に IC タグを貼り付け、個別管理するなどの宣言が発表されるといったように流通や小売業界で IC タグを活用する動きが生まれてきている。一方で、IC タグの価格は現在一枚あたり 10 円~20 円するため、普及にあたってはその価格が大きな課題となっている。このような課題に対して、 解決の糸口として注目されているのが OFET である。先述したように、OFET は塗布プロセスに よる低コストな製造が可能であるため、IC タグに OFET を用いることで低価格化が期待できる。 現在普及している RF-ID タグの通信周波数帯はソニー(株)の FeliCa などで採用されている 13.56 MHz 帯が主流である。RF-ID タグに使用されるタグは電池を内蔵していないパッシブタグが多い ため、リーダ/ライタから伝送される交流信号を RF-ID タグの整流器によって直流電圧に変換する ことで IC に電力を供給している。そのため、RF-ID タグに用いられる整流器は 13.56 MHz の周波 数に対して応答する必要があり、OFET の RF-ID タグへの応用のためには高周波応答が可能な有 機半導体ダイオードが必要となる。

有機半導体ダイオードは大きく分けて二つのアプローチから研究が進められている。一つは有 機半導体層を仕事関数が異なる二つの電極で挟んだキャパシタ構造の縦型ダイオード素子で、も う一つは OFET のゲート電極とドレイン電極を短絡させてダイオードとして用いたものである。 前者の縦型ダイオードでは、片側の電極と有機半導体界面のショットキー障壁によって整流作用 がもたらされており、電極間の有機半導体層の厚みに相当するキャリアパスが1µm以下と短いた め比較的大きな電流密度を得ることができる。ゆえに縦型ダイオードは応答周波数の面において OFET を用いたダイオード素子より有利であり、1 GHz という極めて高い周波数で整流特性を示 すことが報告されている [22]。一方、縦型ダイオードは半導体層の不均一性や結晶粒界によって 電極間に導通してしまう恐れがあり、絶縁性の担保が難しい。RF-ID タグの通信ではリーダ/ライ タとの距離によっては大きな誘導起電力が発生し、整流器に大きな電圧が印加される可能性があ ることから、RF-ID タグの整流器にはある程度の絶縁性が求められる。後者の OFET を短絡させ たダイオード素子は絶縁膜を厚くすることによって絶縁性を担保することが容易であり、RF-ID タグの無線通信という用途では縦型構造のものより適していると考えられる。以下では、OFET ダ イオードを用いた整流器とその応答周波数について説明する。なお以下の議論は文献 [23]と [24] を参考に行っている。

OFET ダイオードではゲート電極とドレイン電極を短絡させてあるため、p型半導体を使用した OFET の場合には印加電圧が負のときには電流が流れるが、正のときには流れない。そのため、ダ イオード接続した OFET と抵抗をつないだ図 2-15 (a) のような整流回路に振幅V<sub>0</sub>で正弦波の交流 電圧を入力すると、出力V<sub>out</sub>は図 2-15 (b) のようになる。図 2-15 (b) からもわかるように、整 流回路の出力には脈動(出力に含まれる周期的な変動)が含まれており、そのままでは電子回路 の直流電源として使用することはできない。そこで、この脈動をできるだけ抑制し、直流電圧に 近づけるためのフィルタとして平滑回路が用いられる。最も簡単な平滑回路として、ダイオード 接続した OFET と容量の大きいコンデンサをつなげた図 2-16 (a) のような回路がある。ダイオー ドが導通しているときにはキャリアがコンデンサに充電され、非導通のときには蓄積されたキャ リアがコンデンサに保持される。実際には非導通のときにもリーク電流が多少流れているため、 V<sub>out</sub>は低下する。平滑回路の出力波形を図 2-16 (b) に示す。



図 2-15 (a) ダイオード接続した OFET を用いた単相半波整流回路の回路図、(b) 出力電圧の 模式図



次に、図 2-16 (a) のようなダイオード接続した OFET を用いた平滑回路の応答周波数について 述べる。入力交流電圧 $V_{IN}$ を振幅 $V_0$ 、周波数 $\omega$ の正弦波とすると、

$$V_{\rm IN} = V_0 \sin\omega t \tag{24}$$

と表せるので、OFET のソース電極とドレイン電極にかかる電圧Vpは、

 $V_{\rm D}$ 

$$= V_{\rm IN} - V_{\rm OUT} = V_0 \sin\omega t - V_{\rm OUT}$$
(25)

と書ける。ダイオード接続した OFET ではゲート電極とドレイン電極はショートしているため  $V_{\rm G} = V_{\rm D}$ が成り立ち、且つ常に飽和領域として取り扱うことができるので、ダイオードが導通時に 流れる電流 $I_{\rm D}$ は(9)式から、

$$I_{\rm D} = \frac{\mu W C_{\rm i}}{2L} (V_{\rm D} - V_{\rm th})^2$$
(26)

と表せる。コンデンサのキャリアを充電するのに必要な時間が、OFET が非導通状態から導通状態 からになるまでの時定数  $\tau$ で表されるとすると、 $\tau$ は OFET の抵抗(R) とキャパシタンス(C)の 積で表されるので、

$$\tau = RC = \frac{V_{\rm D}}{I_{\rm D}} C_{\rm i} WL \tag{27}$$

という式が得られる。ここで、ソース・ドレイン電極間にかかる電圧の平均値 $V_{D_AVE}$ は図 2-16(b) の $t_1 \ge t_2$ を用いて、以下のように表される。

$$V_{\text{D}_{AVE}} = \frac{1}{(t_2 - t_1)} \int_{t_1}^{t_2} V_{\text{D}} \, \mathrm{d}t = V_0 \left( \frac{\sqrt{1 - \beta^2}}{\cos^{-1} \beta} - \beta \right)$$
(28)

 $t_1$ 、 $t_2$ 、 $\beta$ はそれぞれ以下の式を満たしている。

$$t_1 = \frac{1}{\omega} \sin^{-1} \beta , t_2 = \frac{1}{\omega} (\pi - \sin^{-1} \beta), \beta = \frac{V_{\text{OUT}}}{V_0}$$
(29)

(26) 式、(27) 式において $V_D \cong V_{DAVE}$ として、簡単のために $V_{th} = 0$ とおくと、(27) 式は、

$$\tau = \frac{2L^2}{\mu V_{\rm D_AVE}} \tag{30}$$

と書き表すことができる。OFET ダイオードの応答周波数の最大値*f*<sub>reftify</sub>を時定数の逆数 τ と定義 すると、(28) 式と(30) 式から、

$$f_{\text{rectify}} = \frac{1}{\tau} = \frac{\mu V_0}{2L^2} \left( \frac{\sqrt{1-\beta^2}}{\cos^{-1}\beta} - \beta \right)$$
(31)

という関係式が導出される。(31)式から応答周波数を向上させるためには、遮断周波数の場合と 同様に、接触抵抗を低減することで短チャネルにおいても高い実行移動度を実現することが必要 である。

#### 2.4. 本研究の目的

前節で述べたように、OFET の高周波応答特性の向上には短チャネルにした際の実効的な移動 度の低下を抑えることが重要であり、そのためには接触抵抗の低減が必須である。そこで本研究 では、OFET の高周波応答特性の向上を目的とした接触抵抗の低減に向けて電界効果ドーピング と化学ドーピングの二つのアプローチを試みた。

ーつ目のアプローチは OFET ヘスプリットゲート構造を導入し、電界効果によって電極界面を ドーピングするというものである。スプリットゲート構造とは、ソース・ドレイン電極と重なる ようにスプリットゲート電極が絶縁膜中に埋め込まれた構造であり、ソース・ドレイン電極とス プリットゲート電極の間に電圧を印加し、電極界面のキャリア密度を高めることによる接触抵抗 の低減効果が期待できる。さらに、活性層に高移動度を有する有機半導体単結晶膜を用いること で、短チャネルにおいて高い実効移動度を実現し、高い遮断周波数を達成することを目的とした。

二つ目のアプローチは有機半導体層上での新たなリソグラフィプロセスの開発である。接触抵 抗を低減させるための手法の一つとして、2.2.1 で述べたように有機半導体層/ソース・ドレイン電 極界面にのみ選択的にドーパント層を形成する手法が挙げられる。一方で、短チャネル素子の作 製にはシャドウマスクを用いた汎用プロセスの適用は困難であり、また通常のフォトリソグラフ ィでは有機半導体層にダメージを与えるという問題がある。したがって、化学ドーピングによっ て接触抵抗を低減し OFET の高速動作を実現するためには、有機半導体層にダメージなく高解像 度でドーパント層/ソース・ドレイン電極をパターニングする手法を確立することが求められる。 そこで本研究では、有機半導体層にダメージを与えることなくコンタクト界面にのみにドーパン ト層を形成する新たなリソグラフィプロセスを開発し、有機半導体単結晶を活性層に用いた短チ ャネル OFET を作製し、その接触抵抗及び高周波応答特性を評価した。

20

#### 第3章 スプリットゲートトランジスタによる高周波応答

スプリットゲートトランジスタとは、スプリットゲート電極がソース・ドレイン電極に重なる ように絶縁膜中に埋め込まれた構造を持つ OFET (図 3-1 (a)) であり、ゲート電極とは独立にス プリットゲート電極に電圧を印加することでキャリア注入を制御することが可能である。例えば、 アンバイポーラーOFET に対してスプリットゲート構造を適用し、注入するキャリアの種類を制 御することによって、p型あるいはn型のユニポーラ—OFET として駆動させたり、電極から注入 した電子と正孔のチャネル領域での再結合を利用した OLED (organic light emitting diodes) として 動作させたりといった応用例の報告が近年なされている [25-28]。また、通常の OFET に対してス プリットゲート構造を導入することで、電界効果によってソース・ドレイン電極下の有機半導体 層におけるキャリア密度を高めることができる(図 3-1 (b))。ゲート電極によってチャネルに誘 起される電荷よりも多くのキャリアをスプリットゲート電極によって導入することで、チャネル 抵抗に対する接触抵抗の影響を軽減することが可能である [29,30]。図 3-2 は DNTT を活性層に用 いた OFET に対してスプリットゲート構造を適用した際の接触抵抗の変化を示している。スプリ ットゲート電極に電圧を印加した場合には接触抵抗が減少しており、また接触抵抗が VGに対して 依存しないような挙動が観測されている。これは2.2.3 で紹介した FeCl<sub>3</sub> によってコンタクト界面 をドーピングした場合と同様の振る舞いであり、スプリットゲート電極への電圧印加によってソ ース・ドレイン電極下のキャリア密度が増大し、トラップ密度が低減されたことを示唆している。

以上のようにスプリットゲート構造は電界効果によってキャリア注入を比較的容易に制御する ことが可能であり、OFETの接触抵抗を低減させるための有力な手法である。本研究では、スプリ ットゲート構造を高移動度有機半導体単結晶と組み合わせることで短チャネルにおいても高い実 効移動度を実現し、OFETの応答速度を向上させることを目指した。まず高移動度を有する低分子 有機半導体材料である 3,11-dinonylldinaphto[2,3-d:2',3'-d']benzo[1,2-b:4,5-b']dithiophene (C9-DNBDT-NW)の単結晶薄膜を活性層に用いたスプリットゲートトランジスタを作製し、接触抵抗 への効果を検証した。加えて、短チャネルスプリットゲートトランジスタの遮断周波数の測定を 行い、高周波応答におけるスプリットゲート構造の有用性を検証した。



図 3-1 (a) スプリットゲートトランジスタの構造模式図、(b) スプリットゲートトランジスタ の動作模式図



図 3-2 接触抵抗の V<sub>G</sub> 依存性。スプリットゲートに電圧が印加されているスプリットゲートモー ドにおいては接触抵抗が低減していることが分かる [29]。

#### 3.1. スプリットゲートトランジスタの作製

本実験で作製したスプリットゲートトランジスタの構造を図 3-3 に示す。以下に作製手順について述べる。



図 3-3 作製したスプリットゲートトランジスタの構造

#### ① ゲート電極の作製

支持基板として無アルカリガラスである EAGLE XG<sup>®</sup>(Corning, Inc.)を用いた。ゲート電極の 作製プロセスを図 3-4 に示す。露光装置としては MLA150(Heidelberg Instruments Mikrotechnik GmbH)を用いた。フォトリソグラフィプロセスでは、フォトマスク越しに平行光を照射するとい う露光方式が一般的であるが、MLA150 では空間光変調装置である Digital Mirror Device を用いて マスクデザインを直接描画するという露光方式によって、高解像度の露光パターンの形成を可能 にしている。光源は波長 375 nm の紫外光レーザーであり、以後のフォトリソグラフィではすべて 同じ露光機を用いている。最初にフォトレジストとしてポジ型フォトレジストである TLOR-P003 (東京応化工業株式会社)を 700 rpm で 10 秒間、3500 rpm で 20 秒間、5000 rpm で 2 秒間の条件 でスピンコートし、90 ℃ のホットプレート上で 120 秒間加熱した後、露光装置で 290 mJ cm<sup>-2</sup>の 紫外光を照射した。照射後、110 ℃ のホットプレート上で 90 秒間加熱し、NMD-3(東京応化工業 株式会社)に基板を 50 秒間浸漬させて現像した後、超純水で洗浄した。その後、真空蒸着法によ って基板表面にクロムを 2 nm、金を 30 nm の順に蒸着した。フォトレジストを除去するために 1methyl-2-pyrrolidone に 10 分間浸漬させた後、2-propanol に 10 分間浸漬させた。最後に、100 ℃ の ホットプレート上で 1 時間加熱乾燥し、2-propanol の残渣を除去した。



図 3-4 ゲート電極の作製プロセスの模式図。(a) フォトレジストの塗布、(b) UV 照射、(c) 現 像、(d) クロム/金の蒸着、(e)フォトレジストの剥離

#### ② ゲート絶縁膜の作製

ゲート絶縁膜として高純度パリレンである diX-SR (第三化成株式会社)を化学気相成長 (CVD) 法によって製膜した。diX-SR には diX-C (第三化成株式会社)のダイマーであるジクロロパラシ クロファンが 94%程度含まれている。図 3-5 にジクロロパラシクロファンの分子構造とポリマー 化したときの構造を示す。CVD 法に従って、ダイマー状態の diX-SR を 170 ℃ で気化させた蒸気 を 690 ℃ でモノマーに熱分解させ、チャンバー内でラジカル重合することにより高分子膜を得た。 これにより 100 nm 程度のゲート絶縁膜を製膜した。



図 3-5 (a) ジクロロパラシクロファンの構造式、(b) diX-C のポリマー構造式

③ スプリットゲート電極の作製

真空蒸着法によって基板表面に金を30 nm 蒸着した。次に、フォトリソグラフィによってスプ リットゲート電極のパターニングを行った。フォトレジストとしてイメージ反転型のフォトレジ ストである AZ 5214 E (Clariant Co.)を本実験ではポジ型として用いた。AZ 5214 E を 1000 rpm で 5 秒間、3000 rpm で 40 秒間、5000 rpm で 2 秒間の条件でスピンコートし、105 ℃ のホットプレー ト上で 60 秒間加熱した後、露光装置で 100 mJ cm<sup>2</sup> の紫外光を照射した。照射後、NMD-3 に基板 を 30 秒間浸漬させて現像した後、超純水で洗浄した。その後、AURUM S-50790(関東化学株式 会社)に基板を 10 秒間浸漬させて金のエッチングを行い、超純水で洗浄した。フォトレジストを 除去するために AZ 100 Remover (Clariant Co.)を入れた一つ目のバスに 2 分間、二つ目のバスに 1 分間浸漬させた後、2-propanol に 1 分間浸漬させた。最後に、100 ℃ のホットプレート上で 1 時 間加熱乾燥し、2-propanol の残渣を除去した。

④ スプリットゲート絶縁膜の作製

スプリットゲート絶縁膜はゲート絶縁膜と同様に diX-SR を CVD 法によって製膜した。これに より 50 nm 程度のスプリットゲート絶縁膜を製膜した。

#### ⑤ 有機半導体単結晶膜の製膜

有機半導体材料には当研究室で開発された C<sub>9</sub>–DNBDT–NW を用いた。C<sub>9</sub>–DNBDT–NW を 3– chlorothiophene に溶解させ、濃度が 0.02 wt%になるように半導体溶液を調整し、2.1.2 で述べた連 続エッジキャスト法により厚さ数分子程度からなる有機半導体単結晶膜を製膜した。92 °C に設定 したステージ上に基板を固定し、半導体溶液を 0.42  $\mu$ L s<sup>-1</sup>の速度で吐出させながら、基板を 12  $\mu$ m s<sup>-1</sup>の速度で移動させることで基板上に製膜した。 製膜後、80 ℃ の真空オーブンで 10 時間加熱し、 残留溶媒を取り除いた。



図 3-6 (a) C<sub>9</sub>-DNBDT-NW、(b) 3-chlorothiophene の構造式

⑥ 有機半導体膜のパターニング

真空蒸着法によって基板表面に F<sub>4</sub>-TCNO を 3 nm、金を 40 nm を順次蒸着した。F<sub>4</sub>-TCNO は 2.2.3 で述べたようにホールの注入障壁を軽減するためのアクセプタ性の分子材料である。次に、 フォトリソグラフィによって金のパターニングを行った。フォトレジストとして有機半導体にダ メージを与えないネガ型フッ素系フォトレジストである OSCoR4001 (Orthogonal, Inc.)を 500 rpm で5秒間、1500 rpm で40秒間の条件でスピンコートし、基板を40 ℃のオーブンに入れてから 60℃にセットし、昇温時間込みで20分間加熱した。オーブンの電源を切ってから10分後に基板 をオーブンから取り出し、露光装置で1000 mJ cm<sup>2</sup>の紫外光を照射した。照射後、基板を再び40 ℃ のオーブンに入れてから 60 ℃ にセットし、昇温時間込みで 20 分間加熱後、オーブン内で 30 分 間徐冷してから基板を取り出した。現像液である Novec7300(スリーエムジャパン株式会社)に 基板を3分30秒間浸漬させてフォトレジストをパターニングした。その後、AURUM S-50790 (関 東化学株式会社)に基板を60秒間浸漬させて金のエッチングを行い、超純水で洗浄した。続いて、 フォトレジストをより焼き固めるために 90 ℃ のホットプレート上で 10 分間加熱した。40 ℃ の ホットプレート上で加熱されたテトラリン溶液に基板を40秒間浸漬させた後、室温のテトラリン 溶液に 10 秒間浸漬させることで有機半導体膜のエッチングを行った。フォトレジストを除去する ために Novec7100 (スリーエムジャパン株式会社) と 2-propanol の混合溶液 (質量比 9:1) に 90 秒 間浸漬させたあと、Novec7100 を入れた一つ目のバスに 60 秒間、二つ目のバスに 60 秒間浸漬さ せた。最後に80℃の真空オーブンで10時間乾燥させた。

⑦ Via ホールの作製

作製したゲート電極とスプリットゲート電極との導通を確保するために Via ホールを形成した。 Via ホール形成箇所に波長 266 nm の YAG レーザーを照射することで、絶縁膜の diX-SR に Via ホ ールを開けた。

⑧ ソース・ドレイン電極の作製

真空蒸着法によって基板表面に金を40 nm 蒸着した。次に、フォトリソグラフィによって金の パターニングを行った。有機半導体のパターニング時と同様に OSCoR4001 を 500 rpm で 5 秒間、 1500 rpm で 40 秒間の条件でスピンコートし、基板を 40 ℃ のオーブンに入れてから 60 ℃ にセッ トし、昇温時間込みで 20 分間加熱した。オーブンの電源を切ってから 10 分後に基板をオーブン から取り出し、露光装置で 1000 mJ cm<sup>-2</sup>の紫外光を照射した後、基板を再び 40 ℃ のオーブンに 入れてから 60 ℃ にセットし、昇温時間込みで 20 分間加熱後、オーブン内で 30 分間徐冷してか ら基板を取り出した。ベーク後、現像液である Novec7300 に基板を 3 分 50 秒間浸漬させてフォト レジストをパターニングした。その後、AURUM S-50790 に基板を 115 秒間浸漬させて金のエッチ ングを行い、超純水で洗浄した。フォトレジストを除去するために Novec7100 と 2-propanol の混 合溶液 (質量比 9:1) に 90 秒間浸漬させたあと、Novec7100 を入れた一つ目のバスに 60 秒間、二 つ目のバスに 60 秒間浸漬させた。最後に 80 ℃ の真空オーブンで 10 時間乾燥させた。



図 3-7 スプリットゲートトランジスタ作製プロセスの模式図。(a) ゲート電極の作製、(b) ス プリットゲート電極の作製、(c) 有機半導体膜の製膜、(d) ドーパント/金の蒸着、(e) 有機半 導体膜のパターニングとソース・ドレイン電極の作製

図 3-8 に作製したスプリットゲートトランジスタの光学顕微鏡画像を示す。本実験では、チャ ネル長 2 µm という短いチャネル長のトランジスタを作製することに成功した。



図 3-8 作製した素子の顕微鏡画像

#### 3.2. トランジスタ特性

スプリットゲート構造の効果を評価するために、シングルゲートモードとスプリットゲートモードという二種のモードで測定を行い、トランジスタ特性の比較を行った。測定において、 図 3-9 のようにゲート電圧 ( $V_{\rm G}$ )、ドレイン電圧 ( $V_{\rm D}$ )、スプリットゲート電圧 ( $V_{\rm split}$ )をスプ リットゲートトランジスタに印加した。



図 3-9 スプリットゲートトランジスタへのゲート電圧 ( $V_G$ )、ドレイン電圧 ( $V_D$ )、スプリッ トゲート電圧 ( $V_{split}$ )の印加方法

・シングルゲートモード

シングルゲートモードでは、 $V_{\rm G} \ge V_{\rm split}$ を以下の(32)式を満たすように掃引させて、測定を行った。

$$V_{\rm split} = \frac{C_{\rm i,total}}{C_{\rm i,2nd}} V_{\rm G}$$
(32)

*C*<sub>i,total</sub>はゲート絶縁膜とスプリットゲート絶縁膜を合わせた単位面積あたりのキャパシタンスを示し、*C*<sub>i,2nd</sub>はスプリットゲート絶縁膜の単位面積あたりのキャパシタンスを示す。(32)式を満たした状態ではゲート電極上とスプリットゲート電極上で電界が等しくなるので、スプリットゲートトランジスタは通常の OFET と同様のふるまいを示す。そのため、シングルゲートモードでの特性をスプリットゲート構造の効果を評価する際の基準にした。

・スプリットゲートモード

スプリットゲートモードでは、V<sub>split</sub>は一定の状態でV<sub>G</sub>を掃引させて、測定を行った。十分なV<sub>split</sub>を印加した状態では、ソース・ドレイン電極近傍のキャリア密度が向上した状態で測定を行うことができるため、接触抵抗の低減が期待できる。スプリットゲートモードでの伝達特性を基準となるシングルゲートモードでの特性と比較することでスプリットゲート構造の効果を評価した。

作製したスプリットゲートトランジスタの線形領域、飽和領域の伝達特性を図 3-10 に示す。ト ランジスタ特性の測定には、Keithley 4200-SCS 半導体パラメータアナライザを用いた。測定に用 いた素子は $L = 3\mu m$ 、 $W = 1000 \mu m$ であり、キャパシタンスは測定したところ $C_{i,total} =$ 16.5 nF cm<sup>-2</sup>、 $C_{i,2nd} = 44.6$  nF cm<sup>-2</sup>であった。diX-SR の比誘電率は 3.06 として、ゲート絶縁膜と スプリットゲート絶縁膜を合わせた絶縁膜の膜厚を 150 nm、スプリットゲート絶縁膜の膜厚を 50 nm とすると、算出されるキャパシタンスの値はそれぞれ52.5 nF cm<sup>-2</sup>、17.5 nF cm<sup>-2</sup>と概ね一致 していることから特性の解析には実測値を用いた。

線形領域においてはヒステリシスの小さい伝達特性が得られており、移動度についてはシング ルゲートモードにおいては 2.2 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> であった。一方で、閾値電圧については 0 V から on 側に シフトしており、VG=0Vのときに電流が流れる、ノーマリーオンの状態であった。今回作製した 素子がノーマリーオンの特性を示す要因として以下の二つが考えられる。まず一つ目がソース・ ドレイン電極のパターニングで使用した AURUM の影響である。AURUM には三ヨウ化物イオン  $(I_3)$ が含まれており、 $I_3$ と金の間で $I_3 + 2e^- = 3I^- とAu = Au^+ + e^-$ といった酸化還元反応を起 こすことで金を溶解させている。ソース・ドレイン電極のパターニングの際にはチャネル部分の 有機半導体膜は AURUM に直接触れているため、I3が有機半導体に対して酸化反応を起こすこと でホールが生成され、本来キャリアが存在しないV<sub>G</sub>=0Vにおいてもキャリアが存在することに なり、ノーマリーオンになったと考えられる [31]。他の要因としては、活性層上の F4-TCNQ が考 えられる。本実験においてはドーパントである F4-TCNQ のパターニングを行っていないため、ソ ース・ドレイン電極/有機半導体層界面だけではなく、チャネル上にもドーパント層が製膜されて いる状態であった。そのため、先述のI3と同様にして半導体膜にホールを生成し、ノーマリーオ ンの原因になったと考えられる。このようなノーマリーオンの特性は、複数の素子を組み合わせ て動作させる論理回路においては一つ混ざるだけで正常な動作を妨げる要因となるため、閾値電 圧の制御は非常に重要な課題である。この問題の解決として第4章ではAURUMを用いずに、ド ーパント層をソース・ドレイン電極/有機半導体層界面のみに形成する手法の開発に取り組んだ。

次にシングルゲートモードとスプリットゲートモードの比較を行う。スプリットゲートモードでは、シングルゲートモードと比較して電流が流れ始める $V_{\rm G}$ や off 電流値は大きく変わることなく、 $V_{\rm G} = -10$  Vにおける電流値の増大が確認された。移動度についても $V_{\rm split} = -5$  Vでは 2.3 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup>、 $V_{\rm split} = -10$  Vでは 2.5 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup>とスプリットゲート電圧を印加することで移動度の向上も確認された。

飽和領域においても同様にヒステリシスの小さい、ノーマリーオンで動作する伝達特性が得られた。移動度についてはシングルゲートモードでは 2.1 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> であったのに対して、 $V_{split} = -5$  Vでは 3.5 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup>、 $V_{split} = -10$  Vでは 4.5 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> とシングルゲートモードと比較して大幅な向上を確認することができた。

28



図 3-10 作製したスプリットゲートトランジスタの(a)線形領域の伝達特性、(b) 飽和領域の 伝達特性

作製したスプリットゲートトランジスタの出力特性を図 3-11 に示す。シングルゲートモードに おいてはピンチオフが伝達特性から予想されるドレイン電圧よりも低い電圧で起こっていること が確認された。一方で、スプリットゲートモードにおいてはそのような振る舞いは改善され、ド レイン電圧の増加に伴い、電流値も増加することが確認された。このことから、シングルゲート モードにおいて確認されたピンチオフの問題はコンタクト領域に起因するものであり、スプリッ トゲート電圧を印加し、コンタクト領域のキャリア密度が増大されたことで改善されたものと推 察できる。



図 3-11 作製したスプリットゲートトランジスタの(a) シングルゲートモードにおける出力特
 性、(b) スプリットゲートモード (V<sub>split</sub> = -10 V) における出力特性

#### 3.3. 接触抵抗評価

作製したスプリットゲートトランジスタの接触抵抗を TLM によって評価した。L = 4、5、7、10、20、40、60、80、100 µmの計9素子をすべて均一な膜厚の有機半導体単結晶膜上に作製した。それぞれのチャネルの抵抗値 $R_{total}$ をチャネル幅 W で規格化したものをチャネル長 L に対してプロットし、その回帰直線の切片の値から接触抵抗  $R_c \cdot W$ を見積もった。その値をゲート電  $EV_G$ に対してプロットしたものを図 3-12 (b) に示す。図 3-12 (b) からスプリットゲートモード における接触抵抗は全 $V_G$ 領域でシングルゲートモードにおける接触抵抗よりも低減されていることがわかり、特に $V_{split} = -10$  V印加時の接触抵抗値はシングルゲートモード時のおよそ半分の値 となっていることから、スプリットゲート構造が接触抵抗の低減に対して有効であることが確認 できた。

一方で、本実験で得られた $V_{\rm G}$  = -10 V、 $V_{\rm split}$  = -10 Vにおける 1023  $\Omega$ ・cmという接触抵抗値 は、同じ塗布法で製膜された半導体層を用いた OFET で報告されている 46.9 $\Omega$ ・cm [19]という値と 比較すると大きな値となっている。接触抵抗が高かった要因の一つとして有機半導体膜の膜厚が 考えられる。本実験で製膜したような厚さが数分子程度の有機半導体単結晶膜においては微妙な 膜厚の違いが接触抵抗に大きく影響することが報告されている [19]。スプリットゲート構造では、 スプリットゲート電極があるために有機半導体膜の塗布時の下地の凹凸が通常の OFET と比べて 大きく、製膜条件のコントロールが困難である。そのため、今回作製したスプリットゲートトラ ンジスタでは有機半導体層を十分薄く製膜することができず、高い接触抵抗値につながったと考 えられる。したがって、有機半導体の製膜条件を最適化することで、スプリットゲートトランジ スタにおいてさらに低い接触抵抗を実現できる可能性がある。



図 3-12 (a) 作製したスプリットゲートトランジスタのスプリットゲートモード (V<sub>split</sub> = -10 V) における TLM プロット、(b) 各モードでのゲート電圧に対する接触抵抗の依存性の比較 スプリッ トゲートトランジスタの遮断周波数測定

#### 3.4. スプリットゲートトランジスタの遮断周波数測定

スプリットゲートトランジスタのスプリットゲートモードにおける遮断周波数を測定した。測定は $L = 2 \mu m$ 、 $\Delta L = 1 \mu m$ 、 $W = 1000 \mu m$ の素子を用いた。図 3-13 に測定に用いたデバイスのスプリットゲートモード ( $V_{split} = -12 V$ )における伝達特性および出力特性を示す。図 3-10 で示した特性と同様に閾値電圧が on 側にシフトしているが、ヒステリシスが小さく、飽和領域における移動度は 1.5 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> と短チャネルでは比較的高い移動度を得ることができた。



図 3-13 作製した短チャネルスプリットゲートトランジスタの(a)線形領域の伝達特性、(b) 飽和領域の伝達特性、(c)出力特性

3.2 で行った測定はトランジスタの静的な特性を見ていることになるが、遮断周波数の測定では ゲート電極へ交流電圧を印加するため、実際の回路などで使用する際の動作に近い状態での特性 を評価することができる。遮断周波数は2.3.1 で説明したように、ゲート電流とドレイン電流が等 しくなったときの入力交流電圧の周波数と定義される。したがって、ゲート電極に様々な周波数 の交流電圧を印加し、そのときに流れるゲート電流とドレイン電流を測定することで、実験的に 遮断周波数を求めることができる。遮断周波数を測定する際に使用した回路の回路図を図 3-14 に 示す。ゲート電極には、-10 V の直流電圧に peak to peak の値が 1 V で正弦波の交流電圧を加えた 電圧信号を入力した。入力電圧の供給にはファンクションジェネレータとバイアスティを使用し た。ゲート電流とドレイン電流はカレントプローブで測定した信号をアンプで増幅し、オシロス コープにより測定した。本実験ではスプリットゲートモードとしてV<sub>split</sub> = -12 Vの状態で測定を 行った。



図 3-14 遮断周波数の測定回路図

測定結果の一例として、4 MHz の交流電圧を入力したときの出力信号を図 3-15 に示す。測定し たデータを正弦波でフィッティングし、その振幅の値を $\Delta I_{G}$ 、 $\Delta I_{D}$ とした。 $\Delta I_{G}$ 、 $\Delta I_{D}$ が一致すると き、すなわち*Gain* = 20log( $\Delta I_{D}/\Delta I_{G}$ )が0となる周波数が測定した素子の遮断周波数( $f_{c}$ )である。 図 3-16 に遮断周波数の測定結果を示す。図 3-16 (b) から測定に使用したデバイスのスプリット ゲートモードにおける遮断周波数は 35 MHz と見積もることができる。本実験で得られた値の先 行研究との比較は第4章の遮断周波数測定の項でまとめて行う。

次に得られた遮断周波数と計算値との比較を行う。本実験はスプリットゲートトランジスタで あるため、2.3.1の遮断周波数の理論式の導出において、(18)式の寄生容量が通常の OFET とは異 なる。スプリットゲートトランジスタでは、図 3-17 のように寄生容量がゲート電極とスプリット ゲート電極のオーバーラップしている部分の絶縁膜のキャパシタンスに相当するため、

$$C_{\text{para}} = 2C_{i,1\text{st}}W\Delta L \tag{33}$$

と表せる。 $C_{1st,i}$ はゲート電極とスプリットゲート電極間の絶縁膜の単位面積あたりのキャパシタンスである。(33)式を用いて、 $f_c$ を導出し直すと、

$$f_{\rm c} = \frac{\mu V_{\rm D}}{2\pi L} \left( \frac{C_{\rm i,toal}}{C_{\rm i,toal}L + C_{\rm i,1st}\Delta L} \right)$$
(34)

が得られる。本実験ではゲート電極とスプリットゲート電極間の絶縁膜が diX-SR で 100 nm、ス プリットゲート電極とソース・ドレイン電極間の絶縁膜が diX-SR で 50 nm であるので、 $C_{i,1st} = 1.5C_{i,toal}$ とみなして (34) 式からスプリットゲートトランジスタの遮断周波数を計算すると計算 値は 36 MHz となり、このことから概ね計算値と一致する値を高周波測定によって得られたこと が確認できた。



図 3-15 周波数4 MHzの交流電圧を入力したときのI<sub>G</sub>とI<sub>D</sub>に対応する出力信号







図 3-17 スプリットゲートトランジスタのキャパシタンスの模式図。赤矢印がゲート電極とチャ ネル領域に挟まれた部分の絶縁膜のキャパシタンス、青矢印が寄生容量を表す。

#### 第4章 選択的界面ドーピングによる高周波応答

OFET の接触抵抗を低減させるために広く用いられている手法としては、有機半導体層/ソース・ドレイン電極界面にのみ選択的に、2.2.1 で述べたようなドーパント層を形成する手法が挙げられる。この手法ではコンタクト界面のみにドーパント層を形成することが重要であり、ドーパント層がチャネル領域にも製膜された場合には、チャネル領域のキャリア密度も増大してしまい、 OFET のスイッチング性能を示す指標の一つである on/off 比の低下を招いてしまう。そのため、この手法においては有機半導体層上でのドーパント層/ソース・ドレイン電極のパターニングプロセスが重要となる。

ー般的に用いられるドーパント層とソース・ドレイン電極のパターニングプロセスの特長を表 4-1 にまとめた。最も汎用的なプロセスとしてはまず、シャドウマスクを用いた真空蒸着法が挙 げられる。この手法はシャドウマスクを有機半導体層上に固定した状態で真空蒸着を行うという 簡便なプロセスであり、有機半導体層にダメージを与えずにドーパント層/トップコンタクト電 極のパターニングを行うことが可能である。しかし、シャドウマスクのデザインの制約上、10 µm を下回るようなチャネル長の短いパターニングは困難であるため、高周波応答を目的とした OFET の作製には不適切である。次にフォトリソグラフィによるパターニングが挙げられる。フ ォトリソグラフィでは1µm以下の高解像度のパターニングを行うことができるが、フォトレジ ストや現像液によって有機半導体がダメージを受けるため、有機半導体層上でのパターニングに 用いることは難しい。第3章のソース・ドレイン電極のパターニングの際に用いた OSCoR4001 はフッ素系フォトレジストであるため有機半導体層にダメージを与えることなく、数マイクロメ ートルオーダーのパターニングが可能である。一方で、このプロセスでは3.2 で述べたようにエ ッチングの工程でチャネル領域がドーピングされてしまい、閾値電圧が on 側にシフトしてしま うという問題点があり、加えて、ドーパント層のパターニングも困難である。

以上のように、有機半導体層にダメージを与えることなく、高解像度にドーパント層をパター ニングする手法は確立されているとは言い難い。このような研究背景から、本研究では、有機半 導体層にダメージを与えることなくコンタクト界面にのみに選択的にドーパント層を形成する新 たなリソグラフィプロセスの開発を行った。さらに、高移動度有機半導体単結晶を活性層に用い た短チャネル OFET を作製し、その接触抵抗及び高周波応答特性を評価することで高周波応用デ バイスへの応用への可能性を考察した。

| パターニング手法 | シャドウマスクを<br>用いた真空蒸着  | フォトリソグラフィ                      | フォトリソグラフィ<br>(フッ素系レジスト)                                                            |
|----------|----------------------|--------------------------------|------------------------------------------------------------------------------------|
| 長所       | ・簡便<br>・溶媒フリー        | ・高解像度(1 µm 以<br>下)             | ・ダメージフリー<br>・高解像度(数μm オーダ<br>ー)                                                    |
| 短所       | ・短チャネルのパター<br>ニングが困難 | ・プロセス中の溶媒が<br>有機半導体にダメー<br>ジあり | <ul> <li>・プロセスによる特性への</li> <li>影響あり</li> <li>・ドーパントのパターニン</li> <li>グ不向き</li> </ul> |

表 4-1 従来のパターニング手法の長所・短所

#### 4.1. ダメージフリーリソグラフィを用いた選択的界面ドーピング

新たに開発したリソグラフィプロセスを図 4-3 に示す。以下に、パターニングプロセス手順について述べる。

①有機半導体単結晶膜の製膜[図 4-3 (a)]

p型有機半導体材料である C<sub>9</sub>-DNBDT-NW の有機半導体単結晶膜を連続エッジキャスト法により製膜した。

②保護層の製膜[図 4-3 (b)]

まずフォトリソグラフィで用いられる溶剤から有機半導体を保護するための保護層を有機半導体層上に製膜した。保護層としてはフッ素系ポリマー材料である CYTOP®を用いた。CYTOP®は 有機半導体にダメージを与えることなく塗布法によって製膜できるため、TG型 OFET の絶縁膜と して用いられることも多く、トラップの少ない良好なキャリア伝導を形成する材料であることが 報告されている [18,32]。溶液は CYTOP®-809M (AGC 株式会社)と CT-SOLV180 (AGC 株式会社) を重量比1:1 で混合したものを使用し、それを有機半導体膜上に 500 rpm で 10 秒間、1000 rpm で 20 秒間の条件でスピンコートし、その後 50 ℃ のホットプレートで加熱後、50 ℃ の真空オー ブンで1時間加熱した。



図 4-1 CYTOP®の構造式

③保護層の表面処理

CYTOP<sup>®</sup>は撥水・撥油性が高いため、製膜後の状態では保護層上にフォトレジストを塗布することが困難である。そこで、O<sub>2</sub>ガスを用いたプラズマアッシャーに基板を3秒間かけることで保護層の濡れ性を向上させた。

④フォトリソグラフィ[図 4-3 (c)]

本実験では、フォトレジストとして AZ 5214 Eをポジ型フォトレジストとして用いた。表面処 理を施した保護層上に AZ 5214 E を 1000 rpm で 5 秒間、3000 rpm で 40 秒間、5000 rpm で 2 秒間 の条件でスピンコートし、105 ℃ のホットプレート上で 60 秒間加熱した後、露光装置で 100 mJ cm<sup>2</sup> の紫外光を照射した。照射後、NMD-3 に基板を 40 秒間浸漬させて現像した後、超純水で洗 浄した。

⑤保護層のパターニング[図 4-3 (d)]

続けて、フォトレジストをパターニングした部分の保護層のパターニングを行った。保護層で

ある CYTOP<sup>®</sup>の溶剤としてはフッ素系溶剤であるアサヒクリン AC-6000(AGC 株式会社)を用い た。アサヒクリン AC-6000 と CT-SOLV180 を重量比 1:1 で混合した溶液を 60 ℃ に加熱し、その 溶液に基板を 2 分間浸漬させ、CYTOP<sup>®</sup>を溶解させた。その後、基板を CT-SOLV180 でリンスし、 CT-SOLV180 に浸漬させることで溶解した CYTOP<sup>®</sup>が溶け込んだ希薄溶液の除去を行った。次に、 フッ素系溶剤であるアサヒクリン AK-225(AGC 株式会社)という CYTOP<sup>®</sup>は不溶の溶剤を用い て基板をリンスし、アサヒクリン AK-225 に浸漬させることで一つ前の工程で使用した CT-SOLV180 の除去を行った。最後に、60 ℃ に加熱したホットプレート上で 90 秒間加熱し、基板の 乾燥を行った。



⑥ドーパント層/ソース・ドレイン電極の蒸着[図 4-3 (e)]

保護層のパターニングを行った基板全面に真空蒸着法によってドーパント、金の順に蒸着を行った。

⑦保護層・フォトレジストの剥離[図 4-3 (f)]

蒸着後、基板を 80 ℃ に加熱したアサヒクリン AC-6000 に 10 時間浸漬させて、CYTOP®を溶解 させることで保護層・フォトレジストを同時に剥離した。剥離することにより、パターニングさ れたドーパント層/ソース・ドレイン電極を得ることができた。



図 4-3 ダメージフリーリソグラフィプロセスの模式図

次にダメージフリーリソグラフィを用いてドーパント層/ソース・ドレイン電極をパターニング した OFET を作製した(図 4-4)。以下に、作製手順について述べる。



#### 図 4-4 ダメージフリーリソグラフィを用いて作製した OFET の構造模式図

①ゲート電極の作製

支持基板として無アルカリガラスである EAGLE XG<sup>®</sup>を用いた。3.1 の①と同様のプロセスでゲート電極の作製を行った。

#### ②絶縁膜の製膜

まず原子層堆積 (ALD) 法を用いてアルミナ (AlO<sub>x</sub>) を 50 nm 堆積させた。ALD 法では真空下 で trimethylaluminum (Al(CH<sub>3</sub>)<sub>3</sub>) と水 (H<sub>2</sub>O) のガス噴射・パージプロセスを交互に繰り返すこと で、Al<sub>2</sub>O<sub>3</sub> を 1 層分 (~1 Å) ずつ製膜できる。今回は上記プロセスを 500 サイクル繰り返すことで およそ 50 nm の Al<sub>2</sub>O<sub>3</sub> を形成した。その後 CVD 法で diX-SR を 50 nm 堆積させ、計 100 nm のゲー ト絶縁膜を製膜した。

#### ③<br /> 有機半導体単結晶膜の<br /> 製膜

3.1 の⑤と同様に p 型有機半導体材料である C<sub>9</sub>-DNBDT-NW を同条件で連続エッジキャスト法 により製膜した。製膜後、80 ℃ の真空オーブンで 10 時間加熱し、残留溶媒を取り除いた。

④ドーパント層/ソース・ドレイン電極の作製

ダメージフリーリソグラフィによりドーパント層/ソース・ドレイン電極の作製を行った。 作製手順は4.1 で記した手順で行った。本実験では、真空蒸着機を用いてドーパント層を3 nm、 金を40 nm 順次蒸着した。本実験ではドーパントとして第3章でも使用した F<sub>4</sub>-TCNQ および F<sub>6</sub>-TNAP を用いて検証した。

⑤有機半導体膜のパターニング

電極周りの有機半導体膜を波長 266 nm の YAG レーザーを照射することでパターニングを行った。

#### 4.2. トランジスタ特性

作製した OFET の伝達特性の評価を行った。トランジスタ特性の測定には、半導体パラメータ アナライザを用いた。ドーパント層のない OFET、ドーパントに F4-TCNQ、F6-TNAP を用いた OFET の伝達特性および出力特性をそれぞれ図 4-5、図 4-6、図 4-7 に示す。測定に用いた素子は  $L = 50 \,\mu m$ 、 $W = 1000 \,\mu m$ である。いずれの OFET もヒステリシスがほとんどみられない良好な 伝達特性を示しており、3.2 で観測されたような閾値電圧の on 側へのシフトも観測されなかった ことから、4.1 で記したプロセスによって有機半導体層がダメージを受けていないことがわかる。 また、ドーパント層を形成した OFET において off 電流が 10<sup>-12</sup> A オーダーという非常に小さい値 を示していることから、ドーパント層がチャネル領域に跨がらずに、有機半導体層/ソース・ドレ イン電極界面にのみに形成されていることが確認できる。絶縁膜のキャパシタンスはドーパント 層のない OFET では $C_i = 35.3 \,nF \,cm^{-2}$ 、ドーパント層を形成した OFET では $C_i = 35.8 \,nF \,cm^{-2}$ とそ れぞれ実測値を用いて、飽和領域における伝達特性の傾きから移動度を求めるとドーパント層の ない OFET では 4.7 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> であるのに対して、F4-TCNQ、F6-TNAP をコンタクト界面に導入し た OFET では 14 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> 15 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> という値を示しており、ドーパント層の導入により移動 度の向上を確認することができた。



図 4-5 ドーパント層のない OFET の(a)線形領域の伝達特性、(b) 飽和領域の伝達特性、 (c) 出力特性



 図 4-6 ドーパントに F<sub>4</sub>-TCNQ を用いた OFET の(a)線形領域の伝達特性、(b) 飽和領域の伝 達特性、(c) 出力特性



 図 4-7 ドーパントに F<sub>6</sub>-TNAP を用いた OFET の(a)線形領域の伝達特性、(b) 飽和領域の伝 達特性、(c) 出力特性

#### 4.3. 接触抵抗評価

続いて、作製した OFET の接触抵抗を TLM により評価した。ドーパント層のない OFET では L = 3、4、5、7、10 μmの計 5 素子、ドーパントに F<sub>4</sub>-TCNQ を用いた OFET ではL = 3、4、 5、7 μmの計 4 素子、ドーパントに F<sub>6</sub>-TNAP を用いた OFET ではL = 2、4、5、7、10 μmの計 5 素子をすべて同一の単結晶ドメイン上に作製した。それぞれのチャネルの抵抗値 $R_{total}$ をチャネ ル幅 W で規格化したものをチャネル長 L に対してプロットした結果を図 4-8 に示す。プロットの 回帰直線の切片の値から接触抵抗  $R_c$ ・W を見積もり、その値をゲート電圧V<sub>G</sub>を閾値電圧V<sub>th</sub>で補正 した値に対してプロットしたものを図 4-9 に示す。図 4-9 からドーパント層を形成した OFET の 接触抵抗は、ドーパント層のない OFET と比較して、低減されていることがわかる。これはドー パント層を有機半導体/ソース・ドレイン電極界面に形成したことで界面近傍のキャリア密度が増 大したためだと考えられる。特に、ドーパントに F<sub>4</sub>-TCNQ を用いた OFET においては約 20 Ω・cm という極めて低い接触抵抗とを示しており、この値はこれまでに報告されている OFET のなかで 最小の値である。加えて、F<sub>4</sub>-TCNQ を用いた OFET では接触抵抗のV<sub>G</sub>への依存性がなくなってい ることも確認された。

ドーパントに F<sub>6</sub>-TNAP を用いた OFET では、ドーパント層のない OFET と比較して接触抵抗は 低減されていたものの、F<sub>4</sub>-TCNQ を用いた OFET と比べると高い接触抵抗を示した。F<sub>4</sub>-TCNQ、 F<sub>6</sub>-TNAP の LUMO 準位はそれぞれ 5.35 eV、5.37 eV であり、T. Matsumoto らはこの LUMO 準位 の違いからドーパントに F<sub>6</sub>-TNAP を用いた OFET でより低い接触抵抗を得られたことを報告し ている [33]。一方で、J. Hou らはドーパントに F<sub>6</sub>-TNAP を用いた OFET において F<sub>6</sub>-TNAP の膜 厚が 1 nm、5 nm、10 nm と増大するに連れて接触抵抗も増大していることを報告している [34]。 本実験では活性層に厚さ数分子程度の極薄有機半導体単結晶膜を使用しており、そのアクセス抵 抗は極めて小さいため、このドーパント層の膜厚の微妙な増減による接触抵抗への影響は非常に 大きい。以上のことから、本実験において F<sub>6</sub>-TNAP でドープした OFET が F<sub>4</sub>-TCNQ でドープし た OFET より高い接触抵抗を示した要因の一つとして、F<sub>6</sub>-TNAP 層の厚さが適切ではなかったこ とが考えられる。そのため、F<sub>6</sub>-TNAP 層の厚さをより薄くすることで更なる接触抵抗の低減を実 現できる可能性が期待できる。



図 4-8 (a) ドーパントなし、(b) ドーパント: F<sub>4</sub>-TCNQ、(c) ドーパント: F<sub>6</sub>-TNAPの OFET の TLM プロット



図 4-9 ダメージフリーリソグラフィで作製した OFET のゲート電圧に対する接触抵抗の依存性の比較

#### 4.4. 遮断周波数測定

4.3 で接触抵抗を評価したところ、ドーパントに F<sub>4</sub>-TCNQ を用いた OFET において非常に低い 接触抵抗を得られた。そこで、ドーパントに F<sub>4</sub>-TCNQ を用いた短チャネル OFET の高周波応答特 性の評価を行った。評価に使用した素子は $L = 1.5 \,\mu\text{m}$ 、 $\Delta L = 2 \,\mu\text{m}$ 、 $W = 1000 \,\mu\text{m}$ であり、絶縁 膜のキャパシタンスは $C_i = 35.8 \,\text{nF} \,\text{cm}^{-2}$ であった。本素子の伝達特性および出力特性を図 4-10 に 示す。短チャネルでありながらも良好なトランジスタ特性を示し、飽和領域における伝達特性の 傾きから移動度を求めると 2.9 cm<sup>2</sup> V<sup>-1</sup> s<sup>-1</sup> という短チャネルの OFET としては比較的高い移動度を 得ることができた。



# 図 4-10 ドーパントに $F_4$ -TCNQ を用いた短チャネル OFET の (a) 線形領域の伝達特性、(b) 飽 和領域の伝達特性、(c) 出力特性

続いて、図 4-10 に特性を示した素子を用いて遮断周波数の測定を行った。測定には 3.4 と同様の回路によって行った。ゲート電極には-15 V の直流電圧に peak to peak の値が 1 V で正弦波の交流電圧を加えた電圧信号を入力し、また、 $V_{\rm D} = -15$  Vの状態で測定を行った。図 4-11 に遮断周波数の測定結果を示す。図 4-11 (b)から測定に使用した素子の遮断周波数は 37.7 MHz と見積もることができる。

次に、得られた遮断周波数と計算値との比較を行う。(23)式から予想される遮断周波数は48.7 MHz と実際に得られた値よりも大きな値であった。これはΔ*I*<sub>D</sub>が静特性から予想される値よりも 小さかったためである。その理由は明確ではないが、考えられる一つの要因として絶縁膜に用い たポリマー材料の電気的特性が高周波の交流電圧を印加したことで変化し、結果として素子の特性に影響が出た可能性がある。



図 4-11 入力交流電圧の周波数に対する (a)  $\Delta I_d \ge \Delta I_G$ の出力信号の変化、(b) Gain の変化

本研究で得られた遮断周波数の値について先行研究との比較を行う。これまでに報告されている代表的な OFET の遮断周波数の値と有機半導体材料や製膜方法についてまとめたものを表 4-2 に示す。これまでで最も高い遮断周波数は 27.7 MHz であり、真空蒸着法で製膜した C<sub>60</sub>を活性層 に用いた OFET で報告されている [35]。本研究で得られた遮断周波数は第 3 章では 35 MHz、本章では 37.7 MHz とどちらにおいてもこの値を大きく上回るものである。一方で、遮断周波数は印加 電圧 $V_D$ に比例するため、遮断周波数の値を比較するだけではなく、印加電圧も考慮した議論を行う必要がある。そこで、表 4-2 に遮断周波数を印加電圧で規格化した値を示す。今回の測定における印加電圧は、測定素子の閾値電圧が $V_{th} = -6.3$  Vであることから、実行的な印加電圧は-8.7 V とすることができる。表 4-2 からわかるように、この規格化した値においても本研究は両方で先行研究よりも高い値を示しており、特にダメージフリーリングラフィで作製した素子はスプリットゲートトランジスタと比較しても、およそ 2 倍という非常に高い値であった。

以上のことから、第3章においては有機半導体単結晶膜を用いたスプリットゲートトランジス タ、本章ではダメージフリーリソグラフィにより作製した OFET のいずれの素子も高周波応答デ バイスの実現に有効であることを確認することができた。さらに、本章で開発した手法はプロセ ス条件の最適化によるチャネルの微細化あるいはより適切なドーパント材料やドーピング手法を 用いることでさらなる遮断周波数の向上が期待される。

| Def       | Semiconductor            |              | Mobility               | Voltage | $f_{c}$ | <i>f</i> <sub>c</sub> /Voltage |
|-----------|--------------------------|--------------|------------------------|---------|---------|--------------------------------|
| Ref.      |                          |              | $(cm^2 V^{-1} s^{-1})$ | (V)     | (MHz)   | (MHz V <sup>-1</sup> )         |
| [35]      | $C_{60}$                 | Evaporated   | 2.22                   | 25      | 27.7    | 1.1                            |
| [36]      | Rubrene                  | PVT          | 4.0                    | 15      | 25      | 1.7                            |
| [10]      | C <sub>8</sub> –DNBDT–NW | Continuous   | 2.7                    | 10      | 20      | 2                              |
| [19]      |                          | Edge-casting |                        |         |         |                                |
| [37]      | P(NDI2OD-T2)             | Bar-coating  | 0.9                    | 30      | 20      | 0.67                           |
| [30]      | C <sub>10</sub> –DNTT    | Evaporated   | No data                | 20      | 20      | 1                              |
| [24]      | DNTT                     | Evaporated   | 0.44                   | 15      | 20      | 1.3                            |
| [31]      | C <sub>10</sub> –DNTT    | Evaporated   | 2.5                    | 10      | 19      | 1.9                            |
| [15]      | C <sub>10</sub> –DNTT    | Edge-casting | No data                | 20      | 10      | 0.5                            |
| [38]      | P(NDI2OD-T2)             | Bar-coating  | No data                | 7       | 14.4    | 2.06                           |
| This work | C9-DNBDT-NW              | Continuous   | 15                     | 15      | 25      | 2.2                            |
| (第3章)     |                          | Edge-casting | 1.5                    | 15      | 55      | 2.3                            |
| This work |                          | Continuous   | 2.0                    | 07      | 27.7    | 4.2                            |
| (第4章)     | C9–DINBDI–NW             | Edge-casting | 2.9                    | 8.7     | 37.7    | 4.3                            |

表 4-2 代表的な OFET の遮断周波数の報告。【平成 28 年 山村祥史の修士論文を参考に一部改 変した】

#### 4.5. OFET ダイオードの整流特性

次にゲート電極とドレイン電極を短絡させた OFET を用いた整流器を作製し、その整流特性を評 価した。整流周波数の測定には図 4-12 に示す測定治具を用いて行った。ゲート電極とドレイン電 極を短絡させた側にファンクションジェネレータから peak to peak の値が 10 V で正弦波の交流電 圧を入力し、ソース電極側に.0.1 μFのコンデンサを接続してその電圧をオシロスコープで読み取 った。図 4-13 に測定に使用した回路図を示す。ファンクションジェネレータからの入力端子には 50 Ωの抵抗を並列接続し、インピーダンス整合を行った。









オシロスコープ接続用端子

図 4-12 整流測定用治具 (a) 表面、(b) 裏面



図 4-14 に 1 MHz と 75 MHz の交流電圧を入力したときの OFET を用いたダイオードの入力電 圧と出力電圧を示す。入力電圧の振幅に対して出力電圧は低下しているが、どちらの周波数でも 脈動は見られず、整流できていることがわかる。続いて、入力電圧 $V_{IN}$ に対する出力電圧 $V_{OUT}$ の 比率 $V_{OUT}/V_{IN}$ の周波数に対する変化を調べた。入力電圧の周波数が 100 kHz のときの $V_{OUT}/V_{IN}$ を 1 として規格化したものを縦軸にとり、横軸を周波数としてプロットし、測定デバイスの整流周 波数 $f_{rectify}$ を見積もった(図 4-15)。 $V_{OUT}/V_{IN}$ が-3 dB( $\approx$  37%)低下するとき周波数の値から  $f_{rectify}$ は 78 MHz と求められた。

OFET ダイオードを用いた整流器としては、溶液法で製膜した有機半導体単結晶膜を用いた短 チャネル OFET (*L* = 3 µm)を使用した整流器に 16 V peak to peak の交流電圧を入力すること で、29 MHz という整流周波数が報告されている [19]。本実験では、先行研究に比べて 10 V peak to peak という小さな入力電圧で 78 MHz という 2 倍以上の整流周波数を得ることができた。加え て、この値は 13.56 MHz という RF-ID タグの通信周波数を大幅に上回っており、ダメージフリー リソグラフィで作製した OFET が十分応用可能であることを確認することができた。



図 4-14 (a) 1 MHz と(b) 75MHz の周波数の交流電圧を入力したときの出力電圧



図 4-15 100 kHz のときの入出力比で規格化したVOUT / VINの周波数に対する変化

#### 第5章 総括

本研究で得られた結果をまとめる。第3章では接触抵抗の低減を目的としてスプリットゲート トランジスタを作製し、その伝達特性、接触抵抗、遮断周波数の測定を行った。作製した素子は スプリットゲートモードにおいて、電流が流れ始めるVcや off 電流値はシングルゲートモードに おける伝達特性からほとんど変わることなく、移動度を2倍以上に向上させることができた。TLM による接触抵抗の評価では、スプリットゲート電圧を印加することで接触抵抗がシングルゲート モードと比較して半減したことから、スプリットゲート構造が接触抵抗の低減に有効であること を確認した。遮断周波数の測定では、チャネル長2 µm という短チャネルの素子において 15 Vの 印加電圧で 35 MHz という非常に高い値を得ることができた。第4章では有機半導体層にダメー ジを与えることなく、コンタクト界面のみに選択的にドーパント層を導入し、高解像度でパター ニング可能な新しいリソグラフィプロセスを開発した。さらにそのプロセスを用いて作製した素 子の伝達特性の結果から、本手法で開発したプロセスにおいて有機半導体層がダメージを受けず にトランジスタ動作することを示した。また、ドーパント層を導入した素子は非常に低い off 電流 を示しており、ドーパント層がソース・ドレイン電極/有機半導体層界面のみに製膜されているこ とを確認した。作製した素子の接触抵抗を評価したところ、ドーパントにF4-TCNQを用いた OFET で約 20 Ω・cmという OFET で最小の接触抵抗値が示した。 短チャネル OFET を用いて高周波応答 特性の評価を行った結果、チャネル長 1.5 µm の素子は、第3章で得られた遮断周波数を上回る 37.7 MHz というこれまでに報告されている中で最も高い遮断周波数で応答し、ダイオード接続し た OFET を用いた整流素子は RF-ID タグの通信周波数を大幅に上回る 78 MHz で整流特性を示し た。

今回得られた結果から、スプリットゲートトランジスタ、ダメージフリーリソグラフィを用い た界面ドーピングのいずれにおいても OFET の高速化に向けて有望なアプローチであることが示 唆される。一方で、短チャネルにおける移動度は、本来の移動度と比べると依然として低い値で あり、さらなる高周波応答特性の向上にはより低い接触抵抗の実現が不可欠である。接触抵抗を さらに低減するための方策の一つとしては本研究で用いたドーパントより強力なドーパントを用 いた界面ドーピングが挙げられる。電極界面のキャリア密度をより増大させることができれば、 より低い接触抵抗値を達成できる可能性が高い。そのようなドーパントをダメージフリーリソグ ラフィでパターニングした短チャネル OFET においてはサブ GHz 帯での動作することも十分に期 待できる。

47

#### 参考文献

- [1] H. Akamatu, H. Inokuchi, and Y. Matsunaga, Nature **173**, 168 (1954).
- [2] ソニー株式会社, Http://Www.Sony.Co.Jp/SonyInfo/News/Press/201005/10-070/ (2019.01.20).
- [3] K. Kudo, M. Yamashina, and T. Moriizumi, Jpn. J. Appl. Phys. 23, 130 (1984).
- [4] K. Nakayama, Y. Hirose, J. Soeda, M. Yoshizumi, T. Uemura, M. Uno, W. Li, M. J. Kang, M. Yamagishi, Y. Okada, E. Miyazaki, Y. Nakazawa, A. Nakao, K. Takimiya, and J. Takeya, Adv. Mater. 23, 1626 (2011).
- [5] H. Minemawari, T. Yamada, H. Matsui, J. Tsutsumi, S. Haas, R. Chiba, R. Kumai, and T. Hasegawa, Nature **475**, 364 (2011).
- [6] C. Mitsui, T. Okamoto, M. Yamagishi, J. Tsurumi, K. Yoshimoto, K. Nakahara, J. Soeda, Y. Hirose, H. Sato, A. Yamano, T. Uemura, and J. Takeya, Adv. Mater. 26, 4546 (2014).
- [7] T. Yasuda, T. Goto, K. Fujita, and T. Tsutsui, Appl. Phys. Lett. 85, 2098 (2004).
- [8] H. Klauk, M. Halik, U. Zschieschang, G. Schmid, W. Radlik, and W. Weber, J. Appl. Phys. 92, 5259 (2002).
- [9] S. K. Park, T. N. Jackson, J. E. Anthony, and D. A. Mourey, Appl. Phys. Lett. 91, 6 (2007).
- [10] S. Allard, M. Forster, B. Souharce, H. Thiem, and U. Scherf, Angew. Chemie Int. Ed. 47, 4070 (2008).
- [11] M. Sawamoto, M. J. Kang, E. Miyazaki, H. Sugino, I. Osaka, and K. Takimiya, ACS Appl. Mater. Interfaces 8, 3810 (2016).
- [12] H. N. Tsao, D. Cho, J. W. Andreasen, A. Rouhanipour, D. W. Breiby, W. Pisula, and K. Müllen, Adv. Mater. 21, 209 (2009).
- [13] J. Soeda, T. Uemura, T. Okamoto, C. Mitsui, M. Yamagishi, and J. Takeya, Appl. Phys. Express 6, 76503 (2013).
- [14] T. Minari and C. Liu, Proc. 2013 IEEE Int. Interconnect Technol. Conf. IITC 2013 2 (2013).
- [15] T. Minari, Y. Miyata, M. Terayama, T. Nemoto, T. Nishinaga, K. Komatsu, and S. Isoda, Appl. Phys. Lett. 88, 8 (2006).
- P. V. Necliudov, M. S. Shur, D. J. Gundlach, and T. N. Jackson, 2001 Int. Semicond. Device Res.Symp. ISDRS 2001 Proc. 47, 345 (2001).
- [17] H. Klauk, Adv. Electron. Mater. **1700474**, 1 (2018).
- P. Darmawan, T. Minari, Y. Xu, S. L. Li, H. Song, M. Chan, and K. Tsukagoshi, Adv. Funct. Mater.
   22, 4577 (2012).
- [19] A. Yamamura, S. Watanabe, M. Uno, M. Mitani, C. Mitsui, J. Tsurumi, N. Isahaya, Y. Kanaoka, T. Okamoto, and J. Takeya, 1 (2018).
- [20] T. Minari, T. Miyadera, K. Tsukagoshi, Y. Aoyagi, and H. Ito, Appl. Phys. Lett. 91, (2007).
- [21] T. Minari, P. Darmawan, C. Liu, Y. Li, Y. Xu, and K. Tsukagoshi, Appl. Phys. Lett. 100, (2012).
- [22] C. M. Kang, J. Wade, S. Yun, J. Lim, H. Cho, J. Roh, H. Lee, S. Nam, D. D. C. Bradley, J. S. Kim, and C. Lee, Adv. Electron. Mater. 2, 1 (2016).
- [23] 須田健二 & 土田英一, 電子回路 (株式会社コロナ社, 2005).

- [24] M. Uno, B. S. Cha, Y. Kanaoka, and J. Takeya, Org. Electron. Physics, Mater. Appl. 20, 119 (2015).
- [25] B. B. Y. Hsu, E. B. Namdas, J. D. Yuen, S. Cho, I. D. W. Samuel, and A. J. Heeger, Adv. Mater. 22, 4649 (2010).
- [26] B. B. Y. Hsu, C. Duan, E. B. Namdas, A. Gutacker, J. D. Yuen, F. Huang, Y. Cao, G. C. Bazan, I. D.
   W. Samuel, and A. J. Heeger, Adv. Mater. 24, 1171 (2012).
- [27] H. Yoo, E. C. P. Smits, A. J. J. M. van Breemen, J. L. P. J. van der Steen, F. Torricelli, M. Ghittorelli, J. Lee, G. H. Gelinck, and J. J. Kim, Adv. Mater. Technol. 1, 1 (2016).
- [28] H. Yoo, S. B. Lee, D.-K. Lee, E. C. P. Smits, G. H. Gelinck, K. Cho, and J.-J. Kim, Adv. Electron. Mater. 1700536, 1700536 (2018).
- [29] K. Nakayama, T. Uemura, M. Uno, J. Takeya, K. Nakayama, T. Uemura, M. Uno, and J. Takeya, 113308, 93 (2015).
- [30] T. Uemura, T. Matsumoto, K. Miyake, M. Uno, S. Ohnishi, T. Kato, M. Katayama, S. Shinamura, M.
   Hamada, M. J. Kang, K. Takimiya, C. Mitsui, T. Okamoto, and J. Takeya, Adv. Mater. 26, 2983 (2014).
- [31] K. Nakayama, M. Uno, T. Uemura, N. Namba, Y. Kanaoka, T. Kato, M. Katayama, C. Mitsui, T. Okamoto, and J. Takeya, Adv. Mater. Interfaces 1, 1 (2014).
- [32] B. Blülle, R. Häusermann, and B. Batlogg, Phys. Rev. Appl. 1, 1 (2014).
- [33] T. Matsumoto, W. Ou-Yang, K. Miyake, T. Uemura, and J. Takeya, Org. Electron. Physics, Mater. Appl. 14, 2590 (2013).
- [34] J. L. Hou, D. Kasemann, J. Widmer, A. A. Günther, B. Lüssem, and K. Leo, Appl. Phys. Lett. 108, (2016).
- [35] M. Kitamura and Y. Arakawa, Jpn. J. Appl. Phys. 50, 1 (2011).
- [36] M. Uno, T. Uemura, Y. Kanaoka, Z. Chen, A. Facchetti, and J. Takeya, Org. Electron. Physics, Mater. Appl. 14, 1656 (2013).
- [37] A. Perinot, P. Kshirsagar, M. A. Malvindi, P. P. Pompa, R. Fiammengo, and M. Caironi, Sci. Rep. 6, 1 (2016).
- [38] A. Perinot and M. Caironi, Adv. Sci. 1801566, 1801566 (2018).

2.2節の執筆にあたり、以下の書籍を参考にした。

三成剛生「第2 章 有機トランジスタ 2.1 表面・界面制御」日本学術振興会情報科学用有機 材料第142 委員会C 部会編『先端 有機半導体デバイス-基礎からデバイス物性まで-』、株 式会社 オーム社、(2014)

また、各節は以下の論文を一部参考にし、改変した。 2.2節、2.3節 平成28年度 山村祥史 修士論文

#### 謝辞

本論文は著者が東京大学新領域創成科学研究科竹谷・岡本研究室おいて行った研究の成果である。

はじめに本研究の遂行にあたり、素晴らしい環境で研究する機会を与えてくださり、熱心にご 指導していただきました竹谷純一教授、岡本敏宏准教授に心より感謝致します。

また、日頃から実験結果についてのディスカッションや実験方針について相談に乗っていただ き、ご指導いただきました本学渡邉峻一郎特任准教授、佐々木真理助教、山村祥史氏に深く感謝 致します。

本研究の遂行にあたり、有機半導体の塗布をお手伝いしていただいた本研究室特任研究員井川 光弘氏、パイクリスタル株式会社脇本貴裕氏に心より感謝致します。

本研究の遂行にあたり、ゲート電極の作製をお手伝いしていただいた本研究室高比良佳代氏に 心より感謝致します。

本研究を遂行するにあたり、日頃の実験や議論、発表の様々な面でアドバイスを下さいました本学熊谷翔平特任助教、本学山下侑氏、牧田龍幸氏に深く感謝致します。

最後になりましたが、日頃の研究生活を支えてくださった竹谷研究室の皆様に深く感謝致しま す。

ありがとうございました。